

UCC27624

ZHCSOH9D - APRIL 2020 - REVISED MAY 2024

## UCC27624 具有 -10V 输入能力、30V、5A 双通道低侧栅极驱动器

## 1 特性

- 每个通道具有 5A 的典型峰值拉取和灌入驱动电流
- 输入和使能引脚能够处理 10V 的电压
- 输出端能够处理 -2V 的瞬态电压
- 绝对最大 VDD 电压: 30V
- 宽 VDD 工作电压范围: 4.5V 至 26V,具有 UVLO 功能
- 具有两个独立的栅极驱动通道
- 针对每个输出提供独立的使能功能
- 可实现高抗噪性的迟滞逻辑阈值
- VDD 独立输入阈值(兼容 TTL)
- 短暂传播延迟(典型值为 17ns)
- 快速上升和下降时间(典型值分别为 6ns 和 10ns)
- 两个通道之间的延迟匹配典型值为 1ns
- 可将两个通道并联以获得更高的驱动电流
- SOIC8 和 VSSOP8 PowerPAD<sup>™</sup> 封装选项
- 工作结温范围: -40°C 至 150°C

## 2 应用

- 开关模式电源 (SMPS)
- 功率因数校正 (PFC) 电路
- 直流/直流转换器
- 电机驱动器
- 太阳能电源
- 脉冲变压器驱动器



### 简化版应用示意图

## 3 说明

UCC27624 是一款双通道、高速、低侧栅极驱动器, 能够有效地驱动 MOSFET、IGBT、SiC 和 GaN 电源 开关。UCC27624 的典型峰值驱动强度为 5A,这有助 于缩短电源开关的上升和下降时间、降低开关损耗并提 高效率。此器件具有快速传播延迟(典型值为 17ns),可改善系统的死区时间优化、控制环路响 应,提高脉宽利用率和瞬态性能,从而提高功率级效 率。

UCC27624 可在输入端处理 - 10V 的电压,通过平缓的接地反弹提高系统稳健性。输入与电源电压无关,可以连接大多数控制器输出端,从而尽可能提高控制灵活性。独立的使能信号支持在不依赖主控制逻辑的情况下对功率级进行控制。发生系统故障时,栅极驱动器可以通过拉低使能端来快速关闭。许多高频开关电源在功率器件的栅极都存在噪音,这种噪音会进入栅极驱动器的输出引脚,造成驱动器故障。该器件凭借其瞬态反向电流和反向电压能力,能够承受功率器件或脉冲变压器的栅极噪声,并避免驱动器故障。

UCC27624 还具有欠压锁定 (UVLO) 功能,可提高系 统稳健性。当没有足够的偏置电压来全面增强功率器件 时,强大的内部下拉 MOSFET 使栅极驱动器输出保持 在低电平。

|          | 器件信息              |                 |
|----------|-------------------|-----------------|
| 器件型号     | 封装 <sup>(1)</sup> | 封装尺寸(标称值)       |
| UCC27624 | D (SOIC 8)        | 4.90mm × 3.91mm |
| UCC27624 | DGN (VSSOP 8)     | 3.00mm × 3.00mm |
| UCC27624 | DSD (WSON 8)      | 3.00mm × 3.00mm |

(1) 如需了解所有可用封装,请参阅数据表末尾的可订购产品附 录。



## 内容

| 1 特性1        | 7 应用和实施16        |
|--------------|------------------|
| 2 应用1        | 7.1 应用信息16       |
| 3 说明1        | 7.2 典型应用16       |
| 4 引脚配置和功能    | 8 电源相关建议21       |
| 5 规格         | 9 布局             |
| 5.1 绝对最大额定值4 | 9.1 布局指南         |
| 5.2 ESD 等级   | 9.2 布局示例         |
| 5.3 建议运行条件4  | 9.3 散热注意事项23     |
| 5.4 热性能信息4   | 10 器件和文档支持24     |
| 5.5 电气特性5    | 10.1 器件支持24      |
| 5.6 开关特性6    | 10.2 接收文档更新通知24  |
| 5.7 时序图7     | 10.3 支持资源24      |
| 5.8 典型特性8    | 10.4 商标24        |
| 6 详细说明       | 10.5 静电放电警告24    |
| 6.1 概述12     | 10.6 术语表24       |
| 6.2 功能方框图13  | 11 修订历史记录24      |
| 6.3 特性说明13   | 12 机械、封装和可订购信息25 |
| 6.4 器件功能模式15 |                  |



## 4 引脚配置和功能



图 4-1. D 封装 8 引脚 SOIC 顶视图



图 4-2. DGN 封装 8 引脚 VSSOP 顶视图



图 4-3. DSD 封装 8 引脚 WSON 顶视图

表 4-1. 引脚功能

|      | 引脚      |   | 引脚                                                                                                                                                     |                                                                                                                               | 类型 <sup>(1)</sup> | 说明 |  |  |
|------|---------|---|--------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------|-------------------|----|--|--|
| 名称   | DGN DSD | D | 天坐                                                                                                                                                     | 02.93                                                                                                                         |                   |    |  |  |
| ENA  | 1       | 1 | I                                                                                                                                                      | 通道 A 的使能输入。无论 INA 的状态如何,将 ENA 引脚设置为低电平将禁用通道 A 输出。将 ENA 拉至高电平会启用通道 A 输出。如果 ENA 保持悬空,则由于存在内部上拉电阻,默认启用通道 A。如果此引脚未使用,建议将其连接到 VDD。 |                   |    |  |  |
| ENB  | 8       | 8 | 通道 B 的使能输入。无论 INB 的状态如何,将 ENB 引脚设置为低电平会禁用通道 B         I       输出。将 ENB 拉至高电平会启用通道 B 输出。如果 ENB 保持悬空,则由于存在内部         上拉电阻,默认启用通道 B。如果此引脚未使用,建议将其连接到 VDD。 |                                                                                                                               |                   |    |  |  |
| GND  | 3       | 3 | _                                                                                                                                                      | 接地:所有信号都以此引脚为基准。                                                                                                              |                   |    |  |  |
| INA  | 2       | 2 | I                                                                                                                                                      | 通道 A 的输入。INA 是 UCC27624 器件的同相输入。如果 INA 未偏置或处于悬空状态,则 OUTA 会由于存在内部下拉电阻而保持为低电平。如果未使用此引脚,则将其 连接到 GND。                             |                   |    |  |  |
| INB  | 4       | 4 | I                                                                                                                                                      | 通道 B 的输入。INB 是 UCC27624 器件的同相输入。如果 INB 未偏置或处于悬空状态,则 OUTB 会由于存在内部下拉电阻而保持为低电平。如果未使用此引脚,则将其 连接到 GND。                             |                   |    |  |  |
| OUTA | 7       | 7 | 0                                                                                                                                                      | 通道 A 输出                                                                                                                       |                   |    |  |  |
| OUTB | 5       | 5 | 0                                                                                                                                                      | 通道 B 输出                                                                                                                       |                   |    |  |  |
| VDD  | 6       | 6 | I                                                                                                                                                      | 偏置电源输入。使用两个陶瓷电容器将此引脚旁路,通常为 ≥ 1 μ F 和 0.1µF,这两<br>个电容器以该器件的 GND 引脚为基准。                                                         |                   |    |  |  |
|      | 散热焊盘    |   |                                                                                                                                                        | 通过较大的铜平面连接到 GND。此焊盘并不是连接到 GND 的低阻抗路径。                                                                                         |                   |    |  |  |

(1) I=输入; O=输出



## 5 规格

## 5.1 绝对最大额定值

在自然通风条件下的工作温度范围内测得(除非另有说明)(1)(2)(3)

|                       |          | 最小值  | 最大值      | 单位 |
|-----------------------|----------|------|----------|----|
| 电源电压,VDD              |          | -0.3 | 30       | V  |
| 输出电压 OUTA、OUTB        | DC       | -0.3 | VDD +0.3 | V  |
|                       | 200ns 脉冲 | -2   | VDD +3   | V  |
| 输入电压 INA、INB、ENA、ENB  |          |      | 30       | V  |
| 工作结温,TJ               |          | -40  | 150      | °C |
| 引线温度                  | 焊接,10 秒  |      | 300      | °C |
| 1线值度                  | 回流焊      |      | 260      | C  |
| 贮存温度,T <sub>stg</sub> |          | -65  | 150      | °C |

(1) 超出"绝对最大额定值"运行可能会对器件造成永久损坏。绝对最大额定值并不表示器件在这些条件下或在建议运行条件以外的任何其他条件下能够正常运行。如果超出建议运行条件但在绝对最大额定值范围内,器件可能不会完全正常运行,这可能影响器件的可靠性、功能和性能,并缩短器件寿命。

(2) 除非另有说明,否则所有电压均以 GND 为基准。电流是指定端子的正输入、负输出。有关封装的热限制和注意事项,请参阅数据表的 节 5.4。

(3) 这些器件对静电放电敏感;请遵循适当的器件处理程序。

#### 5.2 ESD 等级

|  |                         |                                                          |                                                          | 值     | 単位 |  |
|--|-------------------------|----------------------------------------------------------|----------------------------------------------------------|-------|----|--|
|  | V <sub>(ESD)</sub> 静电放电 | 势中边中                                                     | 人体放电模型 (HBM),符合 ANSI/ESDA/JEDEC JS-001 标准 <sup>(1)</sup> | ±2000 | V  |  |
|  |                         | 充电器件模型 (CDM),符合 ANSI/ESDA/JEDEC JS-002 标准 <sup>(2)</sup> | ±1000                                                    | v     |    |  |

(1) JEDEC 文档 JEP155 指出: 500V HBM 时能够在标准 ESD 控制流程下安全生产。

(2) JEDEC 文档 JEP157 指出: 250V CDM 时能够在标准 ESD 控制流程下安全生产。

#### 5.3 建议运行条件

在自然通风条件下的工作温度范围内。所有电压均以 GND 为基准(除非另有说明)

|                      | 最小值 | 标称值 | 最大值 | 単位 |
|----------------------|-----|-----|-----|----|
| 电源电压,VDD             | 4.5 | 12  | 26  | V  |
| 输入电压 INA、INB、ENA、ENB | -10 |     | 26  | V  |
| 输出电压 OUTA、OUTB       | 0   |     | VDD | V  |
| 工作结温, <b>T</b> J     | -40 |     | 150 | °C |

### 5.4 热性能信息

|                        |            |      | UCC2762 | 4     |      |
|------------------------|------------|------|---------|-------|------|
|                        | 热指标        | DGN  | DSD     | D     | 单位   |
|                        |            | 8 引脚 | 8 引脚    | 8 引脚  |      |
| R <sub>0 JA</sub>      | 结至环境热阻     | 48.9 | 54.7    | 126.4 |      |
| R <sub>0</sub> JC(top) | 结至外壳(顶部)热阻 | 71.8 | 55.9    | 67.0  |      |
| R <sub>0 JB</sub>      | 结至电路板热阻    | 22.3 | 27.4    | 69.9  | °C/W |
| ΨJT                    | 结至顶部特征参数   | 2.6  | 2.0     | 19.2  | C/VV |
| ψ JB                   | 结至电路板特征参数  | 22.3 | 27.4    | 69.1  |      |
| R <sub>0</sub> JC(bot) | 结至外壳(底部)热阻 | 4.5  | 11.8    | 不适用   |      |



### 5.5 电气特性

除非另有说明,否则 VDD = 12V, T<sub>A</sub> = T<sub>J</sub> = -40°C 至 150°C, VDD 和 GND 之间连接 1µF 电容器,并且输出上没有负载。 典型条件规格均在 25°C 下测得。\_\_\_\_\_

|                                 | 参数            | 测试条件                                                                | 最小值 | 典型<br>值 | 最大值 | 单位 |
|---------------------------------|---------------|---------------------------------------------------------------------|-----|---------|-----|----|
| 偏置电流                            |               |                                                                     |     |         |     |    |
| I <sub>VDDq</sub>               | VDD 静态电源电流    | V <sub>INx</sub> = 3.3V , VDD = 3.4V , ENx = VDD                    |     | 300     | 450 | μA |
| I <sub>VDD</sub>                | VDD 静态电源电流    | V <sub>INx</sub> = 3.3V , ENx = VDD                                 |     | 0.6     | 1.0 | mA |
| I <sub>VDD</sub>                | VDD 静态电源电流    | V <sub>INx</sub> = 0V , ENx = VDD                                   |     | 0.7     | 1.0 | mA |
| I <sub>VDDO</sub>               | VDD 工作电流      | $f_{SW}$ = 1000kHz , ENx = VDD , $V_{INx}$ = 0V $\Xi$ 3.3V PWM      |     | 3.2     | 3.8 | mA |
| I <sub>DIS</sub>                | VDD 禁用电流      | V <sub>INx</sub> = 3.3V , ENx = 0V                                  |     | 0.8     | 1.1 | mA |
| 欠压锁定 (U                         | VLO)          |                                                                     |     |         | 1   |    |
| V <sub>VDD_ON</sub>             | VDD UVLO 上升阈值 |                                                                     | 3.8 | 4.1     | 4.4 | V  |
| V <sub>VDD_OFF</sub>            | VDD UVLO 下降阈值 |                                                                     | 3.5 | 3.8     | 4.1 | V  |
| V <sub>VDD_HYS</sub>            | VDD UVLO 迟滞   |                                                                     |     | 0.3     |     | V  |
| 输入(INA、                         | INB )         |                                                                     |     |         |     |    |
| V <sub>INx_H</sub>              | 输入信号高阈值       | 输出高电平,ENx = HIGH                                                    | 1.8 | 2       | 2.3 | V  |
| V <sub>INx_L</sub>              | 输入信号低阈值       | 输出低电平, ENx = HIGH                                                   | 0.8 | 1       | 1.2 | V  |
| V <sub>INx_HYS</sub>            | 输入信号迟滞        |                                                                     |     | 1       |     | V  |
| R <sub>INx</sub>                | INx 引脚下拉电阻    | INx = 3.3V                                                          |     | 120     |     | kΩ |
| 使能(ENA、                         | ENB)          |                                                                     |     |         | 1   |    |
| V <sub>ENx_H</sub>              | 使能信号高电平阈值     | 输出高电平,INx = HIGH                                                    | 1.8 | 2       | 2.3 | V  |
| V <sub>ENx_L</sub>              | 使能信号低电平阈值     | 输出低电平,INx = HIGH                                                    | 0.8 | 1       | 1.2 | V  |
| V <sub>ENx_HYS</sub>            | 使能信号迟滞        |                                                                     |     | 1       |     | V  |
| R <sub>ENx</sub>                | EN 引脚上拉电阻     | ENx = 0V                                                            |     | 200     |     | kΩ |
| 输出(OUTA                         | 、OUTB)        |                                                                     |     |         |     |    |
| I <sub>SRC</sub> <sup>(1)</sup> | 峰值输出拉电流       | VDD = 12V , $C_{VDD}$ = 10 $\mu$ F , $C_L$ = 0.1 $\mu$ F , f = 1kHz |     | 5       |     | А  |
| I <sub>SNK</sub> <sup>(1)</sup> | 峰值输出灌电流       | VDD = 12V , $C_{VDD}$ = 10 $\mu$ F , $C_L$ = 0.1 $\mu$ F , f = 1kHz |     | -5      |     | А  |
| R <sub>OH</sub> <sup>(2)</sup>  | 上拉电阻          | I <sub>OUT</sub> = ~50mA,请参阅节 6.3.4。                                |     | 5       | 8.5 | Ω  |
| R <sub>OL</sub>                 | 下拉电阻          | I <sub>OUT</sub> = 50mA                                             |     | 0.6     | 1.1 | Ω  |
|                                 |               |                                                                     |     |         |     |    |

(1) 未经量产测试的参数。

(2) 此表中的输出上拉电阻是一个直流测量值,它仅测量 PMOS 结构的电阻,而不是 N 沟道结构的电阻。



## 5.6 开关特性

除非另有说明,否则 VDD = V<sub>EN</sub> = 12V, T<sub>A</sub> = T<sub>J</sub> = −40°C 至 150°C, VDD 和 GND 之间连接 1µF 电容器,并且输出上没有 负载。典型条件规格均在 25°C 下测得<sup>(1)</sup>。

|                    | 参数          | 测试条件                                                                                                                                                   | 最小值 | 典型<br>值 | <b>最</b> 大<br>值 | 单位 |
|--------------------|-------------|--------------------------------------------------------------------------------------------------------------------------------------------------------|-----|---------|-----------------|----|
| t <sub>Rx</sub>    | 上升时间        | $C_{\text{LOAD}}$ = 1.8nF , 20% $\Xi$ 80% , Vin = 0V $$ - 3.3V                                                                                         |     | 6       | 10              | ns |
| t <sub>Fx</sub>    | 下降时间        | $\rm C_{LOAD}$ = 1.8nF , 90% $\Xi$ 10% , Vin = 0V $$ - 3.3V                                                                                            |     | 10      | 14              | ns |
| t <sub>D1x</sub>   | 导通传播延迟      | C <sub>LOAD</sub> = 1.8nF,输入上升的 V <sub>INx_H</sub> 至输出上升的 10%,Vin =<br>0V - 3.3V,Fsw = 500kHz,50% 占空比,T <sub>J</sub> = 125°C                           |     | 17      | 27              | ns |
| t <sub>D2x</sub>   | 关断传播延迟      | C <sub>LOAD</sub> = 1.8nF,输入下降的 V <sub>INx_L</sub> 至输出下降的 90%,Vin =<br>0V - 3.3V,Fsw = 500kHz,50% 占空比,T <sub>J</sub> = 125°C                           |     | 17      | 27              | ns |
| t <sub>D3x</sub>   | 启用传播延迟      | C <sub>LOAD</sub> = 1.8nF,使能上升的 V <sub>ENx_H</sub> 至输出上升的 10%,Vin =<br>0V - 3.3V,Fsw = 500kHz,50% 占空比,T <sub>J</sub> = 125°C                           |     | 17      | 27              | ns |
| t <sub>D4x</sub>   | 禁用传播延迟      | C <sub>LOAD</sub> = 1.8nF,使能下降的 V <sub>ENx L</sub> 至输出下降的 90%,Vin =<br>0V - 3.3V,Fsw = 500kHz,50% 占空比,T <sub>J</sub> = 125°C                           |     | 17      | 27              | ns |
| t <sub>M</sub>     | 两个通道之间的延迟匹配 | C <sub>LOAD</sub> = 1.8nF,Vin = 0V - 3.3V,Fsw = 500kHz,50% 占空<br>比,INA = INB,I <sub>tRA</sub> - t <sub>RB</sub> I,I <sub>tFA</sub> - t <sub>FB</sub> I |     | 1       | 2               | ns |
| t <sub>PWmin</sub> | 最小输入脉冲宽度    | $C_{L}$ = 1.8nF , Vin = 0V $-$ 3.3V , Fsw = 500kHz , Vo > 1.5V                                                                                         |     | 10      | 15              | ns |

(1) 这些开关参数未经生产环境测试。



## 5.7 时序图





## 5.8 典型特性

除非另有说明,否则 VDD = 12V,INx=3.3V,ENx=3.3V,T<sub>J</sub> = 25°C,空载



Copyright © 2024 Texas Instruments Incorporated



## 5.8 典型特性 (续)

除非另有说明,否则 VDD = 12V, INx=3.3V, ENx=3.3V, T<sub>J</sub> = 25°C, 空载





## 5.8 典型特性(续)

除非另有说明,否则 VDD = 12V, INx=3.3V, ENx=3.3V, T<sub>J</sub> = 25℃, 空载



Copyright © 2024 Texas Instruments Incorporated



## 5.8 典型特性 (续)

除非另有说明,否则 VDD = 12V, INx=3.3V, ENx=3.3V, T<sub>J</sub> = 25°C, 空载





## 6 详细说明

#### 6.1 概述

UCC27624 器件是 TI 最新一代双通道、低侧、高速栅极驱动器器件的代表,具有 5A 拉电流和灌电流能力、快速 开关特性以及许多其他特性。UCC27624 特性与优势 详细说明了栅极驱动器的特性优势,这些优势相结合,可确 保在高频开关电源电路中高效、稳健和可靠地运行。UCC27624 具有稳健输入,可处理 -10V 电压,确保在嘈杂 环境中可靠运行。由于可进行反向电流处理,以及轨到轨驱动能力和小传播延迟(典型值为 17ns),所以该驱动 器在输出端具有良好的瞬态处理能力。凭借这种内置的稳健性,UCC27624 器件也可以直接连接到栅极驱动变压 器。

UCC27624 的输入阈值与 TTL 低压逻辑兼容,此逻辑是固定的且与 VDD 电源电压无关。只要满足阈值要求,该 驱动器还可以与基于 CMOS 的控制器配合使用。1V 滞后典型值提供出色的抗噪性能。

每个通道都有使能引脚 ENx,此引脚有一个固定的 TTL 兼容阈值。ENx 引脚在内部上拉。将 ENx 拉至低电平会 禁用相应的通道,而使 ENx 保持开路可实现正常运行。ENx 引脚可用作一个额外输入,其性能与 INx 引脚一样。

| 特性                           | 优势                                                        |
|------------------------------|-----------------------------------------------------------|
| -10V IN 和 EN 能力              | 在栅极驱动器上会出现接地反弹的嘈杂环境中提高信号可靠性和器件<br>稳健性                     |
| 17ns ( 典型值 ) 传播延迟            | 脉冲传输失真极低                                                  |
| 通道间的延迟匹配时间为 1ns ( 典型值 )      | 轻松将输出并联以实现更高(两倍)的电流能力。这有助于驱动并联<br>电源开关。                   |
| 4.5V 至 26V 的扩展 VDD 工作范围      | 系统设计具有灵活性。涵盖各种电源开关                                        |
| -40°C 至 +150°C 的宽工作温度范围      | 系统设计具有灵活性。系统稳健性改进                                         |
| VDD UVLO 保护                  | 在 UVLO 条件下,输出保持低电平,从而确保上电和断电时实现可预测的无干扰运行。                 |
| 当输入引脚 (INx) 处于悬空状态时,输出保持低电平。 | 提供保护功能,在通过安全认证期间的异常情况测试时尤其有用                              |
| 当使能引脚 (ENx) 处于悬空状态时,启用输出。    | 在引脚 1 和引脚 8 是"无连接"引脚的设计中,与德州仪器 (TI) 的原<br>有器件引脚对引脚兼容      |
| 具有宽迟滞的输入和使能阈值                | 具有增强的抗噪性能,同时保持与微控制器逻辑电平输入信号<br>(3.3V、5V)的兼容性,并针对数字电源进行了优化 |
| 输入不受 VDD 影响                  | 系统简化,尤其是涉及辅助偏置电源架构时                                       |

#### 表 6-1. UCC27624 特性与优势



## 6.2 功能方框图



典型的 ENx 上拉电阻为 200k  $\Omega$ , INx 下拉电阻为 120k  $\Omega$ 。

#### 6.3 特性说明

#### 6.3.1 工作电源电流

UCC27624 器件具有非常低的静态 I<sub>DD</sub> 电流。电气特性表中总结了 UVLO 状态和完全导通状态(静态和开关条件下)下的典型工作电源电流。当器件完全导通且输出处于静态状态(直流高电平或直流低电平)时,可实现最低静态电流(I<sub>DD</sub>)。在此状态期间,器件的所有内部逻辑电路都完全正常运行。总电源电流是静态 I<sub>DD</sub> 电流、由于开关而产生的平均 I<sub>OUT</sub> 电流以及任何与使能引脚上的上拉电阻相关的电流之和。在知道所使用的驱动电压下的工作开关频率(f<sub>SW</sub>)和 MOSFET 栅极电荷(Q<sub>G</sub>)的情况下,可以计算平均 I<sub>OUT</sub> 电流,该电流是 Q<sub>G</sub> 与 f<sub>SW</sub> 的乘积。

典型特性提供了在不同 V<sub>DD</sub> 偏置电压下, I<sub>DD</sub> 电流随着开关频率变化的完整特性。线性变化以及与平均 I<sub>OUT</sub> 理论 值的密切关联表明,栅极驱动器件内部的击穿现象可以忽略不计,这表明了其高速特性。

#### 6.3.2 输入级

UCC27624 器件的输入引脚基于与 TTL 兼容的输入阈值逻辑,该逻辑与 VDD 电源电压无关。在 2V 的高电平阈 值和 1V 的低电平阈值下,可以使用从 3.3V 和 5V 数字电源控制器器件获取的 PWM 控制信号方便地驱动逻辑电 平阈值。与传统的 TTL 逻辑实现(其中的迟滞通常小于 0.5V)相比,更宽的迟滞(通常为 1V)可提供增强的噪 声抗扰度。UCC27624 器件还能够对输入引脚阈值电压电平进行严格的控制,从而简化系统设计注意事项,并确 保在整个温度范围内稳定运行(请参阅<u>典型特性</u>)。这些引脚上的极低输入电容可减小负载并提高开关速度。

UCC27624 器件具有一个重要的保护特性,能够在相应的输入引脚处于悬空状态时使通道的输出保持低电平。通过两个输入引脚(INA、INB)上的接地内部下拉电阻器来实现,如功能方框图所示。

输入引脚可以处理宽范围的压摆率。在大多数电源应用中,栅极驱动器要么由数字控制器的输出驱动,要么由逻辑栅极驱动。因此,在大多数应用中,输入信号压摆率很快,这对于 UCC27624 系列器件而言不是问题。与输入端迟滞非常小的许多其他驱动器相比,UCC27624 提供的宽迟滞减少了抖动问题。如果主要目标是限制功率器件的上升或下降时间,那么强烈建议在驱动器的输出和开关功率器件的栅极之间添加一个外部栅极电阻器。该外部



电阻可提供一个额外的优势,即降低栅极驱动器器件封装中与栅极电荷相关的部分功率耗散,并将其转移到外部 电阻自身中。简而言之,部分功率会在栅极电阻器中耗散,而不是在栅极驱动器内部耗散。此外,UCC27624 的 输入引脚能够处理-10V 的电压,从而提高了有噪声(电气)应用中的系统稳健性。这还使驱动器能够直接连接到 栅极驱动变压器的输出端,而无需使用整流二极管,从而节省布板空间和 BOM 成本。

#### 6.3.3 使能功能

使能功能是栅极驱动器器件中一项极其有益的特性,尤其适用于同步整流等特定应用。在这些应用中,驱动器输出在轻负载条件下禁用,以防止负电流循环并提高轻负载效率。

UCC27624 器件配备了独立的使能引脚 (ENx),可对每个驱动器通道运行进行专有控制。使能引脚基于同相配置 (高电平有效运行)。因此,当 ENx 引脚驱动为高电平时,启用驱动器;而当 ENx 引脚驱动为低电平时,禁用 驱动器输出。与输入引脚类似,使能引脚也基于与 TTL 兼容的阈值逻辑(该逻辑与电源电压无关),并可使用 3.3V 或 5V 控制器的逻辑信号进行有效控制。UCC27624 器件还能够严格控制使能功能阈值电压电平,从而简化 系统设计注意事项并确保在整个温度范围内稳定运行。ENx 引脚通过上拉电阻在内部上拉至 VDD,因此器件的输 出默认情况下处于启用状态。因此,即使 ENx 引脚保持悬空,也会启用驱动器输出。从本质上讲,这种悬空使得 UCC27624 器件能够与 TI 的上一代驱动器(UCC27324、UCC27424、UCC27524)引脚对引脚兼容,其中引脚 1 和引脚 8 为 ENx 或 N/C 引脚。如果通道 A 和通道 B 的输入和输出并联以增加驱动器电流容量,则必须连接 ENA 和 ENB 并一起驱动。UCC27624 的 ENx 引脚能够处理 -10V 的电压,从而提高有噪声(电气)应用中的系 统稳健性。

#### 

UCC27624 器件输出级的上拉电阻采用独特的架构,能够在特别需要时,也就是在电源开关导通转换的米勒平台 区域期间(此时电源开关漏极或集电极电压经历 dv/dt)提供最高的峰值拉电流。器件输出级具有混合上拉结构, 该结构使用 N 沟道和 P 沟道 MOSFET 器件并行排列。通过在输出状态从低电平变为高电平的短暂片刻期间导通 N 沟道 MOSFET,栅极驱动器器件能够短暂增大峰值拉电流,从而实现快速导通。该 N 沟道 MOSFET 的导通电 阻 (R<sub>NMOS</sub>) 在激活时约为 1.04 Ω。



图 6-1. UCC27624 栅极驱动器输出结构

R<sub>OH</sub> 参数是直流测量值,仅代表 P 沟道器件的导通电阻。这是因为 N 沟道器件在直流条件下保持在关断状态,并 且仅在输出状态从低电平变为高电平时短暂导通。请注意,在该短暂导通期间,UCC27624 上拉级的有效电阻远 低于 R<sub>OH</sub> 参数所表示的有效电阻。

UCC27624 器件中的下拉结构仅由 N 沟道 MOSFET 组成。R<sub>OL</sub> 参数也是一项直流测量值,表示器件下拉级的阻抗。

UCC27624 器件的每个输出级都能提供 5A 峰值拉电流和 5A 峰值灌电流脉冲。输出电压在 VDD 和 GND 之间摆动,由于 MOS 输出级具有极低的压降,因此能够实现轨到轨运行。MOSFET 体二极管的存在还为瞬态过冲和下冲提供低阻抗。这些驱动器的输出能够承受 5A 的峰值反向瞬态电流,而不会造成器件损坏。



UCC27624 器件尤其适用于双极性、对称驱动栅极变压器应用,在这种应用中,变压器的初级绕组由 OUTA 和 OUTB 驱动,输入 INA 和 INB 互为补充。这是可能的,因为这些器件的 MOS 输出级在高电平 (V<sub>OH</sub>) 和低电平 (V<sub>OL</sub>) 状态下都能提供极低压降,而且驱动器输出级的阻抗也较低。所有这些特性均可缓解人们对变压器退磁和磁 通不平衡问题的担忧。低传播延迟也可确保针对高频应用的适当复位。

对于在功率 MOSFET 导通或关断间隔期间具有零电压开关的应用,即使不存在米勒平台区域,该驱动器也能提供 高峰值电流以实现快速开关。这种情况通常发生在同步整流器应用中,因为体二极管通常在功率 MOSFET 接通之 前就已导通。

#### 6.3.5 低传播延迟和紧密匹配的输出

UCC27624 驱动器器件的输入和输出之间具有非常小的传播延迟,仅为 17ns(典型值),在高频开关应用中可实现超低脉宽失真。例如,在同步整流器应用中,当使用单个驱动器器件来驱动 SR MOSFET 时,SR MOSFET 的失真非常低。此外,驱动器器件在两个通道之间还具有非常精确的 1ns(典型值)内部传播延迟匹配,这对于需要双栅极驱动的关键时序应用非常有利。例如,在 PFC 应用中,可以使用每个输出通道独立驱动一对并联 MOSFET,两个通道的输入均由 PFC 控制器的通用控制信号驱动。在这种情况下,1ns 延迟匹配可确保同时驱动并联 MOSFET,从而更大限度地减小导通和关断延迟差异。两个通道之间紧密匹配的另一个好处是,两个通道可以连接在一起,从而有效地将驱动电流能力提高一倍。也就是说,可将 INA 和 INB 输入连接在一起,将 OUTA 和 OUTB 输出连接在一起,从而将 A 和 B 通道组合成一个驱动器;然后,可通过单个信号控制并联的功率器件。

#### 6.4 器件功能模式

| ENA | ENB  | INA | INB | UCC27624 |      |
|-----|------|-----|-----|----------|------|
| ENA | END  | INA | IND | OUTA     | OUTB |
|     |      | 1   | L   | L        | L    |
| н   | н    | L   | Н   | L        | Н    |
|     |      | Н   | L   | Н        | L    |
|     |      |     | Н   | Н        | Н    |
| L   | L    | 不限  | 不限  | L        | L    |
| 不限  | 不限   | 浮点  | 浮点  | L        | L    |
|     | 浮点 - |     | L   | L        | L    |
| 浮点  |      | L   | Н   | L        | Н    |
|     |      | Ц   | L   | Н        | L    |
|     |      | н – | Н   | Н        | Н    |

表 6-2. 器件逻辑表



## 7 应用和实施

#### 备注

以下应用部分中的信息不属于 TI 器件规格的范围, TI 不担保其准确性和完整性。TI 的客 户应负责确定器件是否适用于其应用。客户应验证并测试其设计,以确保系统功能。

#### 7.1 应用信息

出于各种原因,开关电源应用中需要使用高电流栅极驱动器器件。为了使功率器件实现快速开关并降低相关开关 功率损耗,在控制器件的 PWM 输出和功率半导体器件的栅极之间采用了一款强大的栅极驱动器器件。此外,当 PWM 控制器器件无法直接驱动开关器件的栅极时,必须使用栅极驱动器器件。随着数字电源的出现,经常会遇到 该情况,因为来自数字控制器的 PWM 信号通常是 3.3V 逻辑信号,该信号无法有效打开电源开关。需要使用电平 转换电路将 3.3V 信号提高至栅极驱动电压(例如 12V),从而完全导通功率器件并尽可能减小导通损耗。基于采 用图腾柱排列的 NPN/PNP 双极晶体管(作为发射极跟随器配置)的传统缓冲器驱动电路经证明不适用于数字电 源,因为传统的缓冲器驱动电路不具备电平转换功能。栅极驱动器器件能够有效地将电平转换和缓冲器驱动功能 结合在一起。栅极驱动器器件还可以满足其他需求,例如通过使高电流驱动器的位置靠近电源开关来更大程度地 减小高频开关的影响、驱动栅极驱动变压器并控制悬空的功率器件栅极、通过将栅极电荷功率损耗移至控制器来 降低控制器器件中的功率耗散和热应力。

最后,新兴的宽带隙功率器件技术(如 SiC MOSFET 和 GaN 开关)能够支持以极高的开关频率运行,这就对栅极驱动能力提出了特殊要求。这些要求包括宽工作电压范围(5V 至 26V)、低传播延迟、良好的延迟匹配,以及可采用具有良好散热性能的紧凑型低电感封装。总之,栅极驱动器器件是开关电源中一个极其重要的元件,同时 兼具高性能、低成本、更少元件数、更小布板空间和简化系统设计等优势。

#### 7.2 典型应用



图 7-1. UCC27624 典型应用图



#### 7.2.1 设计要求

为终端应用选择和设计栅极驱动器器件时,必须首先考虑和评估一些功能方面,以便做出更合适的选择。这些注意事项包括偏置电压、UVLO、驱动电流和功率耗散。

#### 7.2.2 详细设计过程

#### 7.2.2.1 VDD 和欠压锁定

UCC27624 器件的 VDD 引脚电源电路块具有内部欠压锁定 (UVLO) 保护特性。当 VDD 上升且电平仍低于 UVLO 阈值时,无论输入状态如何,该电路都会将输出保持为低电平。UVLO 通常为 4V,通常具有 300mV 的迟滞。这种迟滞防止了当 VDD 电源电压有噪声时,特别是在 VDD 工作范围的低端时产生抖动。UVLO 迟滞对于避免因快速开关转换(从辅助电源旁路电容器汲取大峰值电流)产生的偏置噪声而导致的任何误跳闸也很重要。在驱动新兴功率半导体器件(例如先进的低栅极电荷快速 MOSFET、GaN FET 和 SiC MOSFET)时,尤为重要的是驱动器必须能够在宽偏置电压范围内运行,并且具有良好的开关特性。

上电时,UCC27624 驱动器器件输出保持低电平,直到 VDD 电压达到 UVLO 上升阈值,而不受 INx 和 ENx 等任 何其他输入引脚状态的影响。在达到 UVLO 上升阈值之后,OUT 信号的幅度随 V<sub>DD</sub> 的增加而增加,直到达到稳 定状态 V<sub>DD</sub>。

为了获得出色的高速电路性能,并防止由于该器件从 VDD 引脚汲取电流以对所有内部电路进行偏置而出现噪声问题,请使用两个 VDD 旁路电容器。此外,使用表面贴装的低 ESR 电容器。应将一个 0.1 μF 陶瓷电容器放置在与 栅极驱动器器件的 VDD 至 GND 引脚相距小于 1mm 的位置。此外,必须并联一个更大的电容器 (≥ 1 μF)(也尽可能靠近驱动器 IC),以便帮助提供负载所需的高电流峰值。电容器的并联组合具有低阻抗特性,以便在应用中 实现预期的电流电平和开关频率。



图 7-2. 上电序列

#### 7.2.2.2 驱动电流和功率损耗

UCC27624 驱动器能够在 VDD = 12V 时向开关电源器件栅极(MOSFET、IGBT、SiC MOSFET、GaN FET)提供 5A 峰值电流并持续数百纳秒。需要较高的峰值电流才能快速导通器件。然后,要关断器件,需要驱动器向接地端灌入差不多大小的电流,并以功率器件的工作开关频率重复这一过程。栅极驱动器器件封装中耗散的功率取决于以下因素:

- 功率 MOSFET 的栅极电荷 (通常是驱动电压 V<sub>GS</sub> 的函数,由于低 V<sub>OH</sub> 压降,该电压非常接近于输入辅助电源 电压 V<sub>DD</sub>)。
- 开关频率
- 外部栅极电阻器

因为 UCC27624 具有低静态电流和内部逻辑,能够消除输出驱动器级中的任何击穿,因此与功率器件开关造成的 损耗相比,它们对栅极驱动器内功率耗散的影响非常小。



(3)

(4)

使用分立式容性负载对驱动器器件进行测试时,计算辅助电源所需的功率非常简单。下面的公式给出了一个例子,展示了必须从辅助电源传输多少能量才能为电容器充电。

$$E_{G} = \frac{1}{2}C_{LOAD}V_{DD}^{2}$$
(1)

其中

- C<sub>LOAD</sub> 是负载电容器。
- V<sub>DD</sub> 是驱动器的偏置电压。

对电容器进行放电时,存在等量的能量耗散。这会产生如以下公式示例所示的总功率损耗。

$$P_{\rm G} = C_{\rm LOAD} V_{\rm DD}^2 f_{\rm SW}$$
<sup>(2)</sup>

其中

• f<sub>SW</sub>为开关频率。

当 V<sub>DD</sub> = 12V、C<sub>LOAD</sub> = 10nF 且 f<sub>SW</sub> = 300kHz 时,可按照以下公式计算出开关功率损耗:

$$P_{G} = 10 nF \times 12 V^{2} \times 300 kHz = 0.432 W$$

可以通过检查对器件进行开关所需的栅极电荷,将功率 MOSFET 表示的开关负载转换为等效电容。该栅极电荷包 括输入电容的效果,以及当功率器件在导通和关断状态之间切换时使其漏极电压摆动所需的附加电荷。大多数制 造商都提供用于在指定条件下对器件进行开关的栅极电荷典型值和最大值规格(以 nC 为单位)。使用栅极电荷 Q<sub>q</sub>可确定电容器充电时必须耗散的功率,利用以下公式中所示的等效性 Q<sub>q</sub> = C<sub>LOAD</sub>V<sub>DD</sub> 来计算。

$$P_{G} = C_{LOAD} V_{DD}^{2} f_{SW} = Q_{g} V_{DD} f_{SW}$$

假设 UCC27624 器件在每个输出端以 60nC 的栅极电荷(V<sub>DD</sub> = 12V 时,Q<sub>g</sub> = 60nC)驱动功率 MOSFET,则使 用以下公式来计算出栅极电荷相关的功率损耗。

$$P_{G} = 2 \times 60 \text{ nC} \times 12 \text{ V} \times 300 \text{ kHz} = 0.432 \text{ W}$$
(5)

该功率 P<sub>G</sub> 在 MOSFET 导通或关断时在电路的电阻元件中耗散。在导通过程中对负载电容器进行充电时会耗散总 功率的一半,在关断期间对负载电容器进行放电时会耗散另一半。如果在驱动器与 MOSFET/IGBT 之间没有采用 外部栅极电阻器,该功率将完全耗散在驱动器封装中。在使用外部栅极电阻器的情况下,功率耗散会在驱动器的 内部电阻和外部栅极电阻器之间分摊,具体分摊情况由这两个电阻之比决定(元件的电阻越高,耗散的功率越 大)。根据该简化的分析,开关期间的驱动器功率耗散可按如下方式进行计算:

$$P_{SW} = 0.5 \times Q_{G} \times VDD \times f_{SW} \times \left(\frac{R_{OFF}}{R_{OFF} + R_{GATE}} + \frac{R_{ON}}{R_{ON} + R_{GATE}}\right)$$
(6)

其中

- R<sub>OFF</sub> = R<sub>OL</sub>
- R<sub>ON</sub> (上拉结构的有效电阻)

当外部栅极电阻足够大,可以降低驱动器的峰值电流时,需要使用上述公式。除了上述与栅极电荷相关的功率耗 散外,驱动器中的耗散还与器件消耗的静态偏置电流相关的功率有关,该静态偏置电流用于偏置所有内部电路,



如输入级(带上拉和下拉电阻)、使能和 UVLO 部分。如电气特性表中所示,静态电流小于 1mA。由驱动器内部 电路的直流电流消耗引起的功率损耗可按以下公式计算。

$$P_Q = I_{DD}V_{DD}$$

假设在 12V 偏置电压下内部总电流消耗为 0.6mA ( 典型值 ) ,则驱动器中的直流功率损耗为:

$$P_Q = 0.6 \text{ mA} \times 12 \text{ V} = 7.2 \text{ mW}$$

(8)

(7)

与前面计算的与栅极电荷相关的功率耗散相比,此功率损耗微不足道。

使用 12V 电源时,偏置电流的估算如下(静态消耗额外增加 0.6mA 的开销):

$$I_{DD} \sim \frac{P_G}{V_{DD}} = \frac{0.432 \text{ W}}{12 \text{ V}} = 0.036 \text{ A}$$
 (9)

如果栅极驱动器与电感负载一起使用,则应特别注意栅极驱动器器件每个引脚上的振铃。振铃不应超过引脚的建议工作额定值。

#### 7.2.3 应用曲线

下图显示了高压升压转换器应用中使用的 UCC27624 器件的典型开关特性。在该应用中, UCC27624 驱动栅极电 荷为

110nC 的 IGBT 开关。



#### 图 7-3. 用于在升压转换器中驱动 IGBT 的 UCC27624

UCC27624 ZHCSOH9D - APRIL 2020 - REVISED MAY 2024







### 8 电源相关建议

UCC27624 器件的额定工作辅助电源电压范围为 4.5V 至 26V。该范围的下限由 V<sub>DD</sub> 引脚电源电路块上的内部欠 压锁定 (UVLO) 保护特性进行控制。如果驱动器处于 UVLO 状态,则当 V<sub>DD</sub> 引脚电压低于 VDD UVLO 导通(上升)阈值时,UVLO 保护特性就会将输出保持在低电平,无论输入的状态如何都是如此。该范围的上限由器件 VDD 引脚的 30V 绝对最大电压额定值(这是应力额定值)驱动。器件的绝对最大额定值必须有足够的裕度,才能 让器件实现完整的使用寿命。因此,VDD 引脚的建议电压上限为 26V。

UVLO保护功能还具有迟滞功能。这意味着,当 VDD 引脚偏置电压超过上升阈值电压时,器件开始正常工作。如果 VDD 偏置电压在导通时降至低于上升阈值,则器件会继续提供正常的功能,除非压降超过下降阈值的迟滞规格。因此,在 4.5V 或接近此值运行时,设计工程师应确保辅助电源输出上的电压纹波小于器件的迟滞规格。否则,器件输出可能会关闭。在系统关断期间,器件会继续运行,直到 VDD 引脚电压降至 VDD 关断(下降)阈值以下,在评估系统关断时序要求时,必须考虑该情况。在系统启动时,直到 VDD 引脚电压超出 VDD 导通(上升)阈值后,器件才开始运行。

器件内部电路模块消耗的静态电流由 VDD 引脚提供。尽管这一事实众所周知,但要认识到 OUTA/B 引脚提供的 拉电流脉冲电荷也通过同一 VDD 引脚电容器提供,这一点很重要。因此,每次从输出引脚拉取电流时,均会通过 VDD 引脚向器件提供相应的电流脉冲。因此,必须确保在 VDD 和 GND 引脚之间提供本地旁路电容器,并且这些 电容器必须尽可能靠近器件引脚,以便实现去耦。需要使用低 ESR 的陶瓷表面贴装电容器。TI 建议使用两个电容 器:一个 0.1 μ F 陶瓷表面贴装电容器,距离器件的 VDD 引脚不到 1mm;另一个更大的陶瓷电容器 (≥1 μ F) 必 须并联连接。

UCC27624 是一款高电流栅极驱动器。如果栅极驱动器放置在远离 MOSFET 等开关功率器件的位置,则会形成 较大的感应环路。较大的感应环路可能会导致栅极驱动器的任何和所有引脚上产生过度振铃。这可能会导致应力 超过器件的建议额定值。因此,将栅极驱动器放置在尽可能靠近开关功率器件的位置。此外,使用外部栅极电阻 器来抑制因高开关电流和电路板寄生元件而产生的任何振铃。



## 9 布局

#### 9.1 布局指南

在高电流快速开关电路中,适当的 PCB 布局对于器件正常工作和设计稳健性而言极其重要。UCC27624 栅极驱动器具有小传播延迟和强大的输出级,能够在功率 MOSFET 的栅极上提供较大的电流峰值以及很短的上升和下降时间,从而有助于实现非常快的电压瞬变。如果布线长度和阻抗未控制得当,那么极高的 di/dt 会导致无法接受的振铃。在使用这些高速驱动器进行设计时,建议遵循以下电路布局准则。

- 驱动器 IC 应尽量靠近功率器件放置,从而更大限度地缩短驱动器 IC 输出引脚与开关功率器件的栅极之间的高 电流布线长度。
- 将 VDD 和 GND 之间的 VDD 旁路电容放置在尽可能靠近驱动器 IC 且布线长度最短的位置,以提高噪声滤波效果。这些电容器支持在功率 MOSFET 导通期间通过 VDD 引脚消耗高峰值电流。强烈建议使用低电感表面贴装器件 (SMD) 元件 (如额定电压为 50V 的 X7R 片式电容器)。
- 必须尽可能缩短导通和关断电流环路路径(驱动器器件、功率 MOSFET 和 VDD 旁路电容器),以便将杂散电 感保持在最低水平。这些环路中存在两个实例会建立高 dl/dt,即导通和关断瞬态期间,这会在驱动器器件的输 出引脚和功率 MOSFET 的栅极上产生显著的电压瞬态。
- 尽可能使源布线和返回布线保持平行,从而利用磁通抵消。
- 将电源布线与信号布线 (如输出和输入信号)分开。
- 为了更大限度地减少开关节点瞬态和振铃,可能需要在功率器件上添加一些栅极电阻和/或缓冲器。这些措施也可能降低 EMI。
- 星形点接地是一种尽可能地减少噪声从一个电流环路耦合到另一个电流环路的好方法。驱动器的 GND 在一个 点连接至其他电路节点(如功率 MOSFET 源极、PWM 控制器接地端等)。必须尽可能缩短连接路径,以降低 电感;并尽量拓宽连接路径,以降低电阻。
- 使用接地平面来提供噪声屏蔽。驱动器 IC 的 OUT 引脚上的快速上升和下降时间可能会破坏驱动器 IC 的输入 信号。接地平面不得是任何高电流(功率级)环路的传导路径。相反,必须使用一根迹线将接地平面连接到星 形点,从而建立接地电势。除噪声屏蔽之外,接地平面还可以帮助降低功率耗散
- 在现有设计或新设计中将任何栅极驱动器 IC 替换为 UCC27624 器件时,尤其是它们不具有相同的驱动强度时,外部栅极电阻器和并联二极管电阻器组合可能会非常有用。



#### 9.2 布局示例



图 9-1. UCC27624 布局示例

### 9.3 散热注意事项

负载的驱动功率要求以及器件封装的散热特性会极大地影响驱动器的有用范围。为了使栅极驱动器器件在特定的 温度范围内有用,封装必须允许有效地散发产生的热量,同时使结温保持在规定限值以内。有关热性能信息表的 详细信息,请参阅*半导体和 IC 封装热指标应用手册* (SPRA953)。

在可用于 UCC27624 器件的不同封装选项中,尤其值得一提的是 DGN 封装的功率耗散能力。VSSOP-8 (DGN) 封装提供了散热焊盘,通过封装底部实现半导体结散热。该焊盘直接焊接在器件封装下方印刷电路板的铜层上,从而将热阻降至一个很小的值。与 D 封装相比,散热性能明显得到改善。印刷电路板的设计必须采用导热焊盘和散热过孔,以完善散热子系统。请注意,VSSOP-8 封装中的外露焊盘未直接连接到封装的任何引线;不过,PowerPAD 与器件的基底进行了热连接。TI 建议在 PCB 布局中将外露焊盘外接到驱动器 IC 的 GND 引脚。



#### 10 器件和文档支持

#### 10.1 器件支持

#### 10.1.1 第三方产品免责声明

TI 发布的与第三方产品或服务有关的信息,不能构成与此类产品或服务或保修的适用性有关的认可,不能构成此 类产品或服务单独或与任何 TI 产品或服务一起的表示或认可。

#### 10.2 接收文档更新通知

要接收文档更新通知,请导航至 ti.com 上的器件产品文件夹。点击*通知*进行注册,即可每周接收产品信息更改摘要。有关更改的详细信息,请查看任何已修订文档中包含的修订历史记录。

#### 10.3 支持资源

TI E2E<sup>™</sup> 中文支持论坛是工程师的重要参考资料,可直接从专家处获得快速、经过验证的解答和设计帮助。搜索现有解答或提出自己的问题,获得所需的快速设计帮助。

链接的内容由各个贡献者"按原样"提供。这些内容并不构成 TI 技术规范,并且不一定反映 TI 的观点;请参阅 TI 的使用条款。

#### 10.4 商标

PowerPAD<sup>™</sup> is a trademark of Texas Instruments. TI E2E<sup>™</sup> is a trademark of Texas Instruments. 所有商标均为其各自所有者的财产。

#### 10.5 静电放电警告



静电放电 (ESD) 会损坏这个集成电路。德州仪器 (TI) 建议通过适当的预防措施处理所有集成电路。如果不遵守正确的处理和安装程序,可能会损坏集成电路。

ESD 的损坏小至导致微小的性能降级,大至整个器件故障。精密的集成电路可能更容易受到损坏,这是因为非常细微的参数更改都可能会导致器件与其发布的规格不相符。

#### 10.6 术语表

TI 术语表 本术语表列出并解释了术语、首字母缩略词和定义。

#### 11 修订历史记录

注:以前版本的页码可能与当前版本的页码不同

| Changes from Revision C (February 2023) to Revision D (May 2024) | Page |
|------------------------------------------------------------------|------|
| • 添加了 DSD 封装                                                     | 1    |

| CI | hanges from Revision B (December 2021) to Revision C (February 2023) | Page |
|----|----------------------------------------------------------------------|------|
| •  | 更改了 节 <b>1</b> 中的快速上升和下降时间                                           | 1    |
| •  | 从"器件信息"中删除了 VSSOP 封装的预告信息注释                                          | 1    |

| С | hanges fro | m Revision | A (Augu | ust 2021) to | Revision B (December 2021) | Page |
|---|------------|------------|---------|--------------|----------------------------|------|
| • | 将状态从       | "预告信息"     | 更改为     | "量产数据"       |                            | 1    |



## 12 机械、封装和可订购信息

以下页面包含机械、封装和可订购信息。这些信息是指定器件可用的最新数据。数据如有变更,恕不另行通知, 且不会对此文档进行修订。有关此数据表的浏览器版本,请查阅左侧的导航栏。



### PACKAGING INFORMATION

| Orderable Device | Status<br>(1) | Package Type | Package<br>Drawing | Pins | Package<br>Qty | Eco Plan<br>(2) | Lead finish/<br>Ball material | MSL Peak Temp      | Op Temp (°C) | Device Marking<br>(4/5) | Samples |
|------------------|---------------|--------------|--------------------|------|----------------|-----------------|-------------------------------|--------------------|--------------|-------------------------|---------|
|                  | (.)           |              | Ū                  |      |                | (-)             | (6)                           | (0)                |              | ()                      |         |
| PUCC27624DR      | ACTIVE        | SOIC         | D                  | 8    | 2500           | TBD             | Call TI                       | Call TI            | -40 to 150   |                         | Samples |
| UCC27624DGNR     | ACTIVE        | HVSSOP       | DGN                | 8    | 2500           | RoHS & Green    | NIPDAU                        | Level-1-260C-UNLIM | -40 to 150   | U624                    | Samples |
| UCC27624DR       | ACTIVE        | SOIC         | D                  | 8    | 2500           | RoHS & Green    | NIPDAU                        | Level-1-260C-UNLIM | -40 to 150   | U27624                  | Samples |

<sup>(1)</sup> The marketing status values are defined as follows:

ACTIVE: Product device recommended for new designs.

LIFEBUY: TI has announced that the device will be discontinued, and a lifetime-buy period is in effect.

NRND: Not recommended for new designs. Device is in production to support existing customers, but TI does not recommend using this part in a new design.

PREVIEW: Device has been announced but is not in production. Samples may or may not be available.

**OBSOLETE:** TI has discontinued the production of the device.

<sup>(2)</sup> RoHS: TI defines "RoHS" to mean semiconductor products that are compliant with the current EU RoHS requirements for all 10 RoHS substances, including the requirement that RoHS substance do not exceed 0.1% by weight in homogeneous materials. Where designed to be soldered at high temperatures, "RoHS" products are suitable for use in specified lead-free processes. TI may reference these types of products as "Pb-Free".

**RoHS Exempt:** TI defines "RoHS Exempt" to mean products that contain lead but are compliant with EU RoHS pursuant to a specific EU RoHS exemption.

Green: TI defines "Green" to mean the content of Chlorine (CI) and Bromine (Br) based flame retardants meet JS709B low halogen requirements of <=1000ppm threshold. Antimony trioxide based flame retardants must also meet the <=1000ppm threshold requirement.

<sup>(3)</sup> MSL, Peak Temp. - The Moisture Sensitivity Level rating according to the JEDEC industry standard classifications, and peak solder temperature.

<sup>(4)</sup> There may be additional marking, which relates to the logo, the lot trace code information, or the environmental category on the device.

(5) Multiple Device Markings will be inside parentheses. Only one Device Marking contained in parentheses and separated by a "~" will appear on a device. If a line is indented then it is a continuation of the previous line and the two combined represent the entire Device Marking for that device.

<sup>(6)</sup> Lead finish/Ball material - Orderable Devices may have multiple material finish options. Finish options are separated by a vertical ruled line. Lead finish/Ball material values may wrap to two lines if the finish value exceeds the maximum column width.

Important Information and Disclaimer: The information provided on this page represents TI's knowledge and belief as of the date that it is provided. TI bases its knowledge and belief on information provided by third parties, and makes no representation or warranty as to the accuracy of such information. Efforts are underway to better integrate information from third parties. TI has taken and continues to take reasonable steps to provide representative and accurate information but may not have conducted destructive testing or chemical analysis on incoming materials and chemicals. TI and TI suppliers consider certain information to be proprietary, and thus CAS numbers and other limited information may not be available for release.



## PACKAGE OPTION ADDENDUM

In no event shall TI's liability arising out of such information exceed the total purchase price of the TI part(s) at issue in this document sold by TI to Customer on an annual basis.

#### OTHER QUALIFIED VERSIONS OF UCC27624 :

• Automotive : UCC27624-Q1

NOTE: Qualified Version Definitions:

• Automotive - Q100 devices qualified for high-reliability automotive applications targeting zero defects

www.ti.com

Texas

STRUMENTS

### TAPE AND REEL INFORMATION





#### QUADRANT ASSIGNMENTS FOR PIN 1 ORIENTATION IN TAPE



| *A | Il dimensions are nominal |                 |                    |   |      |                          |                          |            |            |            |            |           |                  |
|----|---------------------------|-----------------|--------------------|---|------|--------------------------|--------------------------|------------|------------|------------|------------|-----------|------------------|
|    | Device                    | Package<br>Type | Package<br>Drawing |   | SPQ  | Reel<br>Diameter<br>(mm) | Reel<br>Width<br>W1 (mm) | A0<br>(mm) | B0<br>(mm) | K0<br>(mm) | P1<br>(mm) | W<br>(mm) | Pin1<br>Quadrant |
|    | UCC27624DGNR              | HVSSOP          | DGN                | 8 | 2500 | 330.0                    | 12.4                     | 5.3        | 3.4        | 1.4        | 8.0        | 12.0      | Q1               |
|    | UCC27624DR                | SOIC            | D                  | 8 | 2500 | 330.0                    | 12.4                     | 6.4        | 5.2        | 2.1        | 8.0        | 12.0      | Q1               |



www.ti.com

# PACKAGE MATERIALS INFORMATION

7-Dec-2024



\*All dimensions are nominal

| Device       | Package Type | Package Drawing | Pins | SPQ  | Length (mm) | Width (mm) | Height (mm) |
|--------------|--------------|-----------------|------|------|-------------|------------|-------------|
| UCC27624DGNR | HVSSOP       | DGN             | 8    | 2500 | 356.0       | 356.0      | 35.0        |
| UCC27624DR   | SOIC         | D               | 8    | 2500 | 356.0       | 356.0      | 35.0        |

# DGN 8

3 x 3, 0.65 mm pitch

# **GENERIC PACKAGE VIEW**

# PowerPAD<sup>™</sup> HVSSOP - 1.1 mm max height

SMALL OUTLINE PACKAGE

This image is a representation of the package family, actual package may vary. Refer to the product data sheet for package details.





## **PACKAGE OUTLINE**

# **DGN0008H**

# PowerPAD<sup>™</sup> VSSOP - 1.1 mm max height

SMALL OUTLINE PACKAGE



NOTES:

PowerPAD is a trademark of Texas Instruments.

- 1. All linear dimensions are in millimeters. Any dimensions in parenthesis are for reference only. Dimensioning and tolerancing per ASME Y14.5M. 2. This drawing is subject to change without notice. 3. This dimension does not include mold flash, protrusions, or gate burrs. Mold flash, protrusions, or gate burrs shall not
- exceed 0.15 mm per side.
- 4. This dimension does not include interlead flash. Interlead flash shall not exceed 0.25 mm per side.
- 5. Reference JEDEC registration MO-187.
- 6. Features may differ or may not be present.



# DGN0008H

# **EXAMPLE BOARD LAYOUT**

# PowerPAD<sup>™</sup> VSSOP - 1.1 mm max height

SMALL OUTLINE PACKAGE



NOTES: (continued)

- 7. Publication IPC-7351 may have alternate designs.
- 8. Solder mask tolerances between and around signal pads can vary based on board fabrication site.
- 9. Vias are optional depending on application, refer to device data sheet. If any vias are implemented, refer to their locations shown
- on this view. It is recommended that vias under paste be filled, plugged or tented.
- 10. Size of metal pad may vary due to creepage requirement.



# **DGN0008H**

# **EXAMPLE STENCIL DESIGN**

# PowerPAD<sup>™</sup> VSSOP - 1.1 mm max height

SMALL OUTLINE PACKAGE



NOTES: (continued)

- 11. Laser cutting apertures with trapezoidal walls and rounded corners may offer better paste release. IPC-7525 may have alternate design recommendations.
- 12. Board assembly site may have different recommendations for stencil design.



# D0008A



# **PACKAGE OUTLINE**

## SOIC - 1.75 mm max height

SMALL OUTLINE INTEGRATED CIRCUIT



#### NOTES:

1. Linear dimensions are in inches [millimeters]. Dimensions in parenthesis are for reference only. Controlling dimensions are in inches. Dimensioning and tolerancing per ASME Y14.5M.

- 2. This drawing is subject to change without notice.
- 3. This dimension does not include mold flash, protrusions, or gate burrs. Mold flash, protrusions, or gate burrs shall not exceed .006 [0.15] per side.
- 4. This dimension does not include interlead flash.
- 5. Reference JEDEC registration MS-012, variation AA.



# D0008A

# **EXAMPLE BOARD LAYOUT**

## SOIC - 1.75 mm max height

SMALL OUTLINE INTEGRATED CIRCUIT



NOTES: (continued)

6. Publication IPC-7351 may have alternate designs.

7. Solder mask tolerances between and around signal pads can vary based on board fabrication site.



## D0008A

# **EXAMPLE STENCIL DESIGN**

## SOIC - 1.75 mm max height

SMALL OUTLINE INTEGRATED CIRCUIT



NOTES: (continued)

8. Laser cutting apertures with trapezoidal walls and rounded corners may offer better paste release. IPC-7525 may have alternate design recommendations.

9. Board assembly site may have different recommendations for stencil design.



#### 重要声明和免责声明

TI"按原样"提供技术和可靠性数据(包括数据表)、设计资源(包括参考设计)、应用或其他设计建议、网络工具、安全信息和其他资源, 不保证没有瑕疵且不做出任何明示或暗示的担保,包括但不限于对适销性、某特定用途方面的适用性或不侵犯任何第三方知识产权的暗示担 保。

这些资源可供使用 TI 产品进行设计的熟练开发人员使用。您将自行承担以下全部责任:(1) 针对您的应用选择合适的 TI 产品,(2) 设计、验 证并测试您的应用,(3) 确保您的应用满足相应标准以及任何其他功能安全、信息安全、监管或其他要求。

这些资源如有变更,恕不另行通知。TI 授权您仅可将这些资源用于研发本资源所述的 TI 产品的应用。严禁对这些资源进行其他复制或展示。 您无权使用任何其他 TI 知识产权或任何第三方知识产权。您应全额赔偿因在这些资源的使用中对 TI 及其代表造成的任何索赔、损害、成 本、损失和债务,TI 对此概不负责。

TI 提供的产品受 TI 的销售条款或 ti.com 上其他适用条款/TI 产品随附的其他适用条款的约束。TI 提供这些资源并不会扩展或以其他方式更改 TI 针对 TI 产品发布的适用的担保或担保免责声明。

TI 反对并拒绝您可能提出的任何其他或不同的条款。

邮寄地址:Texas Instruments, Post Office Box 655303, Dallas, Texas 75265 Copyright © 2024,德州仪器 (TI) 公司