JAJSMS9A
October 2021 – October 2024
ADC09DJ1300
,
ADC09QJ1300
,
ADC09SJ1300
PRODUCTION DATA
1
1
特長
2
アプリケーション
3
概要
4
Pin Configuration and Functions
5
Specifications
5.1
Absolute Maximum Ratings
5.2
ESD Ratings
5.3
Recommended Operating Conditions
5.4
Thermal Information
5.5
Electrical Characteristics: DC Specifications
5.6
Electrical Characteristics: Power Consumption
5.7
Electrical Characteristics: AC Specifications
5.8
Timing Requirements
5.9
Switching Characteristics
5.10
Typical Characteristics
6
Detailed Description
6.1
Overview
6.2
Functional Block Diagram
6.3
Feature Description
6.3.1
Device Comparison
6.3.2
Analog Input
6.3.2.1
Analog Input Protection
6.3.2.2
Full-Scale Voltage (VFS) Adjustment
6.3.2.3
Analog Input Offset Adjust
6.3.3
ADC Core
6.3.3.1
ADC Core Calibration
6.3.3.2
ADC Theory of Operation
6.3.3.3
Analog Reference Voltage
6.3.3.4
ADC Over-range Detection
6.3.3.5
Code Error Rate (CER)
6.3.3.6
Temperature Monitoring Diode
6.3.3.7
Timestamp
6.3.4
Clocking
6.3.4.1
Converter PLL (C-PLL) for Sampling Clock Generation
6.3.4.2
LVDS Clock Outputs (PLLREFO±, TRIGOUT±)
6.3.4.3
Optional CMOS Clock Outputs (ORC, ORD)
6.3.4.4
SYSREF for JESD204C Subclass-1 Deterministic Latency
6.3.4.4.1
SYSREF Capture for Multi-Device Synchronization and Deterministic Latency
6.3.4.4.2
SYSREF Position Detector and Sampling Position Selection (SYSREF Windowing)
6.3.4.5
JESD204C Interface
6.3.4.5.1
Transport Layer
6.3.4.5.2
Scrambler
6.3.4.5.3
Link Layer
6.3.4.5.4
8B/10B Link Layer
6.3.4.5.4.1
Data Encoding (8B/10B)
6.3.4.5.4.2
Multiframes and the Local Multiframe Clock (LMFC)
6.3.4.5.4.3
Code Group Synchronization (CGS)
6.3.4.5.4.4
Initial Lane Alignment Sequence (ILAS)
6.3.4.5.4.5
Frame and Multiframe Monitoring
6.3.4.5.5
64B/66B Link Layer
6.3.4.5.5.1
64B/66B Encoding
6.3.4.5.5.2
Multiblocks, Extended Multiblocks and the Local Extended Multiblock Clock (LEMC)
6.3.4.5.5.2.1
Block, Multiblock and Extended Multiblock Alignment using Sync Header
6.3.4.5.5.2.1.1
Cyclic Redundancy Check (CRC) Mode
6.3.4.5.5.2.1.2
Forward Error Correction (FEC) Mode
6.3.4.5.5.3
Initial Lane Alignment
6.3.4.5.5.4
Block, Multiblock and Extended Multiblock Alignment Monitoring
6.3.4.5.6
Physical Layer
6.3.4.5.6.1
SerDes Pre-Emphasis
6.3.4.5.7
JESD204C Enable
6.3.4.5.8
Multi-Device Synchronization and Deterministic Latency
6.3.4.5.9
Operation in Subclass 0 Systems
6.3.4.5.10
Alarm Monitoring
6.3.4.5.10.1
Clock Upset Detection
6.3.4.5.10.2
FIFO Upset Detection
6.4
Device Functional Modes
6.4.1
Low Power Mode and High Performance Mode
6.4.2
JESD204C Modes
6.4.2.1
JESD204C Transport Layer Data Formats
6.4.2.2
64B/66B Sync Header Stream Configuration
6.4.2.3
Redundant Data Mode (Alternate Lanes)
6.4.3
Power-Down Modes
6.4.4
Test Modes
6.4.4.1
Serializer Test-Mode Details
6.4.4.2
PRBS Test Modes
6.4.4.3
Clock Pattern Mode
6.4.4.4
Ramp Test Mode
6.4.4.5
Short and Long Transport Test Mode
6.4.4.5.1
Short Transport Test Pattern
6.4.4.6
D21.5 Test Mode
6.4.4.7
K28.5 Test Mode
6.4.4.8
Repeated ILA Test Mode
6.4.4.9
Modified RPAT Test Mode
6.4.4.10
Calibration Modes and Trimming
6.4.4.10.1
Foreground Calibration Mode
6.4.4.10.2
Background Calibration Mode
6.4.4.10.3
Low-Power Background Calibration (LPBG) Mode
6.4.4.11
Offset Calibration
6.4.4.12
Trimming
6.5
Programming
6.5.1
Using the Serial Interface
6.5.2
SCS
6.5.3
SCLK
6.5.4
SDI
6.5.5
SDO
6.5.6
Streaming Mode
6.6
SPI_Register_Map Registers
7
Application and Implementation
7.1
Application Information
7.2
Typical Applications
7.2.1
Light Detection and Ranging (LiDAR) Digitizer
7.2.1.1
Design Requirements
7.2.1.2
Detailed Design Procedure
7.2.1.2.1
Analog Front-End Requirements
7.2.1.2.2
Calculating Clock and SerDes Frequencies
7.2.1.3
Application Curves
7.2.2
Initialization Set Up
7.3
Power Supply Recommendations
7.3.1
Power Sequencing
7.4
Layout
7.4.1
Layout Guidelines
7.4.2
Layout Example
8
Device and Documentation Support
8.1
Device Support
8.2
Documentation Support
8.3
ドキュメントの更新通知を受け取る方法
8.4
サポート・リソース
8.5
Trademarks
8.6
静電気放電に関する注意事項
8.7
用語集
9
Revision History
10
Mechanical, Packaging, and Orderable Information
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
AAV|144
MPBGAM2C
サーマルパッド・メカニカル・データ
発注情報
jajsms9a_oa
jajsms9a_pm
1
特長
ADC コア:
分解能:9 ビット
最大サンプリング レート:1.3GSPS
インターリーブなしのアーキテクチャ
内部ディザリングにより高次高調波を低減
パフォーマンス仕様 (–1dBFS):
SNR (100MHz):53.5dBFS
ENOB (100MHz):8.5 ビット
SFDR (100MHz):64dBc
ノイズ フロア (–20dBFS):–143dBFS
フルスケール入力電圧:80mV
PP-DIFF
フルパワー入力帯域幅:6GHz
JESD204C シリアル データ インターフェイス
合計 2~8 (クワッド / デュアル チャネル) または 1~4 (シングル チャネル) の SerDes レーン数に対応
最大ボー レート:17.16Gbps
64B/66B と 8B/10B のエンコード モード
Subclass-1 サポートによる決定論的レイテンシ
JESD204B レシーバと互換
内部サンプリング クロック生成のオプション
PLL および VCO (7.2~8.2GHz) 内蔵
SYSREF ウィンドウ処理により同期が簡単
4 つのクロック出力によりシステム クロック供給を簡素化
FPGA または隣接 ADC 用のリファレンス クロック
SerDes トランシーバ用のリファレンス クロック
パルス式システム用のタイムスタンプ入力および出力
消費電力 (1GSPS):
クワッド チャネル:450mW/チャネル
デュアル チャネル:625mW/チャネル
シングル チャネル:940 mW
電源:1.1V、1.9V