JAJSNR5A june 2022 – july 2023 ADC12QJ1600-SP
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
システムのハードウェア要件を緩和するため、いくつかのクロック供給機能が内蔵されています (例:サンプリング・クロックを生成するための電圧制御発振器 (VCO) を内蔵した内部フェーズ・ロック・ループ (PLL))。FPGA または ASIC のロジックと SerDes にクロックを供給するために 4 つのクロック出力を備えています。パルス式システムのためにタイムスタンプ入力および出力を備えています。
JESD204C シリアル・インターフェイスにより、プリント基板 (PCB) の配線の量を減らすことで、システムを小型化できます。インターフェイス・モードは、2~8 レーン (デュアル・チャネルとクワッド・チャネルのデバイスの場合)、または 1~4 レーン (シングル・チャネル・デバイスの場合) を最大 17.16Gbps の SerDes ボーレートでサポートしているため、各アプリケーションに最適な構成を実現できます。