JAJSNR5B June   2022  – February 2025 ADC12QJ1600-SP

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. ピン構成および機能
  6. 仕様
    1. 5.1  絶対最大定格
    2. 5.2  ESD 定格
    3. 5.3  推奨動作条件
    4. 5.4  熱に関する情報
    5. 5.5  電気的特性:DC の仕様
    6. 5.6  電気的特性:消費電力
    7. 5.7  電気的特性:AC の仕様
    8. 5.8  スイッチング特性
    9. 5.9  タイミング要件
    10. 5.10 代表的特性
  7. 詳細説明
    1. 6.1 概要
    2. 6.2 機能ブロック図
    3. 6.3 機能説明
      1. 6.3.1 アナログ入力
        1. 6.3.1.1 アナログ入力保護
        2. 6.3.1.2 フルスケール電圧 (VFS) の調整
        3. 6.3.1.3 アナログ入力オフセットの調整
        4. 6.3.1.4 ADC コア
          1. 6.3.1.4.1 ADC の動作原理
          2. 6.3.1.4.2 ADC コアのキャリブレーション
          3. 6.3.1.4.3 アナログ基準電圧
          4. 6.3.1.4.4 ADC のオーバーレンジ検出
          5. 6.3.1.4.5 コード エラー レート (CER)
      2. 6.3.2 温度監視ダイオード
      3. 6.3.3 タイムスタンプ
      4. 6.3.4 クロック供給
        1. 6.3.4.1 コンバータ PLL (C-PLL) によるサンプリング クロック生成
        2. 6.3.4.2 LVDS クロック出力 (PLLREFO±、TRIGOUT±)
        3. 6.3.4.3 オプションの CMOS クロック出力 (ORC、ORD)
        4. 6.3.4.4 SYSREF による JESD204C Subclass-1 決定論的レイテンシ
          1. 6.3.4.4.1 SYSREF キャプチャによるマルチ デバイス同期および決定論的レイテンシ
          2. 6.3.4.4.2 SYSREF 位置検出器およびサンプリング位置選択 (SYSREF ウィンドウ処理)
      5. 6.3.5 JESD204C インターフェイス
        1. 6.3.5.1  トランスポート層
        2. 6.3.5.2  スクランブル機能
        3. 6.3.5.3  リンク層
        4. 6.3.5.4  8B/10B リンク層
          1. 6.3.5.4.1 データ エンコード (8Bまたは10B)
          2. 6.3.5.4.2 マルチフレームおよびローカル マルチフレーム クロック (LMFC)
          3. 6.3.5.4.3 コード グループ同期 (CGS)
          4. 6.3.5.4.4 初期レーン整列シーケンス (ILAS)
          5. 6.3.5.4.5 フレームおよびマルチフレーム監視
        5. 6.3.5.5  64B/66B リンク層
          1. 6.3.5.5.1 64Bまたは66Bエンコード
          2. 6.3.5.5.2 マルチブロック、拡張マルチブロック、ローカル拡張マルチブロック クロック (LEMC)
            1. 6.3.5.5.2.1 同期ヘッダを使用したブロック、マルチブロック、拡張マルチブロック整列
              1. 6.3.5.5.2.1.1 巡回冗長検査 (CRC) モード
              2. 6.3.5.5.2.1.2 前方誤り訂正 (FEC) モード
          3. 6.3.5.5.3 初期レーン整列
          4. 6.3.5.5.4 ブロック、マルチブロック、拡張マルチブロック整列監視
        6. 6.3.5.6  物理層
          1. 6.3.5.6.1 SerDes プリエンファシス
        7. 6.3.5.7  JESD204C 対応
        8. 6.3.5.8  複数デバイスの同期と決定論的レイテンシ
        9. 6.3.5.9  Subclass 0 システムでの動作
        10. 6.3.5.10 アラームの監視
          1. 6.3.5.10.1 クロック エラー検出
          2. 6.3.5.10.2 FIFO エラー検出
    4. 6.4 デバイスの機能モード
      1. 6.4.1 低消費電力モードと高性能モード
      2. 6.4.2 JESD204C モード
        1. 6.4.2.1 JESD204C トランスポート層のデータ形式
        2. 6.4.2.2 64B/66B 同期ヘッダ ストリームの構成
        3. 6.4.2.3 冗長データ モード (代替レーン)
      3. 6.4.3 パワーダウン モード
      4. 6.4.4 テスト モード
        1. 6.4.4.1 シリアライザのテスト モードの詳細
        2. 6.4.4.2 PRBS テスト モード
        3. 6.4.4.3 クロック パターン モード
        4. 6.4.4.4 ランプ テスト モード
        5. 6.4.4.5 ショートおよびロング トランスポート テスト モード
          1. 6.4.4.5.1 ショート トランスポート テスト パターン
        6. 6.4.4.6 D21.5 テスト モード
        7. 6.4.4.7 K28.5 テスト モード
        8. 6.4.4.8 反復 ILA テスト モード
        9. 6.4.4.9 修正 RPAT テスト モード
      5. 6.4.5 キャリブレーション モードとトリミング
        1. 6.4.5.1 フォアグラウンド キャリブレーション モード
        2. 6.4.5.2 バックグラウンド キャリブレーション モード
        3. 6.4.5.3 低消費電力バックグラウンド キャリブレーション (LPBG) モード
      6. 6.4.6 オフセット キャリブレーション
      7. 6.4.7 トリミング
    5. 6.5 プログラミング
      1. 6.5.1 シリアル インターフェイスの使い方
      2. 6.5.2 SCS
      3. 6.5.3 SCLK
      4. 6.5.4 SDI
      5. 6.5.5 SDO
      6. 6.5.6 ストリーミング モード
      7. 6.5.7 SPI_Register_Map レジスタ
  8. アプリケーションと実装
    1. 7.1 アプリケーション情報
    2. 7.2 代表的なアプリケーション
      1. 7.2.1 光検出および距離測定 (LiDAR) デジタイザ
        1. 7.2.1.1 設計要件
        2. 7.2.1.2 詳細な設計手順
          1. 7.2.1.2.1 アナログ フロント エンドの要件
          2. 7.2.1.2.2 クロックおよび SerDes 周波数の計算
        3. 7.2.1.3 アプリケーション曲線
    3. 7.3 初期化セットアップ
    4. 7.4 電源に関する推奨事項
      1. 7.4.1 電源シーケンス
    5. 7.5 レイアウト
      1. 7.5.1 レイアウトのガイドライン
      2. 7.5.2 レイアウト例
  9. デバイスおよびドキュメントのサポート
    1. 8.1 デバイス サポート
    2. 8.2 ドキュメントの更新通知を受け取る方法
    3. 8.3 サポート・リソース
    4. 8.4 商標
    5. 8.5 静電気放電に関する注意事項
    6. 8.6 用語集
  10. 改訂履歴
  11. 10メカニカル、パッケージ、および注文情報

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

重要なお知らせと免責事項

TI は、技術データと信頼性データ(データシートを含みます)、設計リソース(リファレンス・デザインを含みます)、アプリケーションや設計に関する各種アドバイス、Web ツール、安全性情報、その他のリソースを、欠陥が存在する可能性のある「現状のまま」提供しており、商品性および特定目的に対する適合性の黙示保証、第三者の知的財産権の非侵害保証を含むいかなる保証も、明示的または黙示的にかかわらず拒否します。

これらのリソースは、TI 製品を使用する設計の経験を積んだ開発者への提供を意図したものです。(1) お客様のアプリケーションに適した TI 製品の選定、(2) お客様のアプリケーションの設計、検証、試験、(3) お客様のアプリケーションが適用される各種規格や、その他のあらゆる安全性、セキュリティ、またはその他の要件を満たしていることを確実にする責任を、お客様のみが単独で負うものとします。上記の各種リソースは、予告なく変更される可能性があります。これらのリソースは、リソースで説明されている TI 製品を使用するアプリケーションの開発の目的でのみ、TI はその使用をお客様に許諾します。これらのリソースに関して、他の目的で複製することや掲載することは禁止されています。TI や第三者の知的財産権のライセンスが付与されている訳ではありません。お客様は、これらのリソースを自身で使用した結果発生するあらゆる申し立て、損害、費用、損失、責任について、TI およびその代理人を完全に補償するものとし、TI は一切の責任を拒否します。

TI の製品は、TI の販売条件(www.tij.co.jp/ja-jp/legal/termsofsale.html)、または ti.com やかかる TI 製品の関連資料などのいずれかを通じて提供する適用可能な条項の下で提供されています。TI がこれらのリソースを提供することは、適用されるTI の保証または他の保証の放棄の拡大や変更を意味するものではありません。IMPORTANT NOTICE

Copyright © 2024, Texas Instruments Incorporated 

日本語版 日本テキサス・インスツルメンツ株式会社