JAJSL75B
February 2021 – October 2022
ADC3561
,
ADC3562
,
ADC3563
PRODUCTION DATA
1
特長
2
アプリケーション
3
概要
4
Revision History
5
Pin Configuration and Functions
6
Specifications
6.1
絶対最大定格
6.2
ESD 定格
6.3
推奨動作条件
6.4
熱に関する情報
6.5
電気的特性 - 消費電力
6.6
電気的特性 - DC 仕様
6.7
電気的特性 - AC 仕様
6.8
タイミング要件
6.9
Typical Characteristics - ADC3561
6.10
Typical Characteristics - ADC3562
6.11
Typical Characteristics - ADC3563
7
Parameter Measurement Information
8
Detailed Description
8.1
Overview
8.2
Functional Block Diagram
8.3
Feature Description
8.3.1
Analog Input
8.3.1.1
Analog Input Bandwidth
8.3.1.2
Analog Front End Design
8.3.1.2.1
Sampling Glitch Filter Design
8.3.1.2.2
Analog Input Termination and DC Bias
8.3.1.2.2.1
AC-Coupling
8.3.1.2.2.2
DC-Coupling
8.3.1.3
Auto-Zero Feature
8.3.2
Clock Input
8.3.2.1
Single Ended vs Differential Clock Input
8.3.2.2
Signal Acquisition Time Adjust
8.3.3
Voltage Reference
8.3.3.1
Internal voltage reference
8.3.3.2
External voltage reference (VREF)
8.3.3.3
External voltage reference with internal buffer (REFBUF)
8.3.4
Digital Down Converter
8.3.4.1
DDC MUX for Dual Band Decimation
8.3.4.2
Digital Filter Operation
8.3.4.3
FS/4 Mixing with Real Output
8.3.4.4
Numerically Controlled Oscillator (NCO) and Digital Mixer
8.3.4.5
Decimation Filter
8.3.4.6
SYNC
8.3.4.7
Output Formatting with Decimation
8.3.5
Digital Interface
8.3.5.1
Output Formatter
8.3.5.2
Output Bit Mapper
8.3.5.3
Output Scrambler
8.3.5.4
Output Interface/Mode Configuration
8.3.5.4.1
Configuration Example
8.3.5.5
Output Data Format
8.3.6
Test Pattern
8.4
Device Functional Modes
8.4.1
Normal operation
8.4.2
Power Down Options
8.5
Programming
8.5.1
Configuration using PINs only
8.5.2
Configuration using the SPI interface
8.5.2.1
Register Write
8.5.2.2
Register Read
8.6
Register Maps
8.6.1
Detailed Register Description
9
Application Information Disclaimer
9.1
Typical Application
9.1.1
Design Requirements
9.1.2
Detailed Design Procedure
9.1.2.1
Input Signal Path
9.1.2.2
Sampling Clock
9.1.2.3
Voltage Reference
9.1.3
Application Curves
9.2
Initialization Set Up
9.2.1
Register Initialization During Operation
9.3
Power Supply Recommendations
9.4
Layout
9.4.1
Layout Guidelines
9.4.2
Layout Example
10
Device and Documentation Support
10.1
Device Support
10.2
Documentation Support
10.3
Receiving Notification of Documentation Updates
10.4
サポート・リソース
10.5
Trademarks
10.6
Electrostatic Discharge Caution
10.7
Glossary
11
Mechanical, Packaging, and Orderable Information
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
RSB|40
MPQF185C
サーマルパッド・メカニカル・データ
RSB|40
QFND255H
発注情報
jajsl75b_oa
jajsl75b_pm
1
特長
16 ビット、10~65MSPS ADC
ノイズ・フロア:-158dBFS/Hz
低い消費電力:
77mW (10MSPS)~122mW (65SPS)
レイテンシ:1 クロック・サイクル (1 線式 SLVDS)
16 ビット、ミッシング・コードなしを仕様規定
INL:±3LSB、DNL:±0.7LSB
基準電圧:外部または内部
入力帯域幅:900MHz (3dB)
産業用温度範囲:-40℃~+105℃
オンチップ・デュアル・バンド・デジタル・フィルタ (オプション)
デシメーション比:2、4、8、16、32
32 ビット NCO
シリアル LVDS デジタル・インターフェイス (2 線式、1 線式、1/2 線式)
小型サイズ:40-WQFN (5mm × 5mm) パッケージ
スペクトル性能 (f
IN
= 10MHz):
SNR:81.9dBFS
SFDR:95dBc HD2、HD3
SFDR:100dBFS の最大スプリアス