JAJSOB8B March 2023 – April 2024 ADS127L21
PRODUCTION DATA
最小値 | 最大値 | 単位 | ||
---|---|---|---|---|
CLK ピン | ||||
tc(CLK) | CLK 周期、最大速度モード | 29.7 | 2000 | ns |
CLK 周期、高速度モード | 38.2 | 2000 | ||
CLK 周期、中速度モード | 76.4 | 2000 | ||
CLK 周期、低速度モード | 305 | 2000 | ||
tw(CLKL) | パルス幅、CLK Low、最大速度モード | 13.2 | ns | |
パルス幅、CLK Low、高速度モード | 17 | |||
パルス幅、CLK Low、中速度モード | 34 | |||
パルス幅、CLK Low、低速度モード | 128 | |||
tw(CLKH) | パルス幅、CLK High、最大速度モード | 13.2 | ns | |
パルス幅、CLK High、高速度モード | 17 | |||
パルス幅、CLK High、中速度モード | 34 | |||
パルス幅、CLK High、低速度モード | 128 | |||
SPI シリアル インターフェイス | ||||
tc(SC) | SCLK 周期 | 19.5 | 1/(4 ∙ fDATA) | ns |
tw(SCL) | パルス幅、SCLK low | 8 | ns | |
tw(SCH) | パルス幅、SCLK high | 8 | ns | |
td(CSSC) | 遅延時間、CS 立ち下がりエッジから最初の SCLK 立ち上がりエッジまで | 10 | ns | |
tsu(DI) | セットアップ時間、SDI 有効から SCLK 立ち下がりエッジまで | 4 | ns | |
th(DI) | ホールド時間、SCLK 立ち下がりエッジから SDI 有効まで | 6 | ns | |
td(SCCS) | 遅延時間、最後の SCLK 立ち下がりエッジから CS 立ち上がりエッジまで | 10 | ns | |
tw(CSH) | パルス幅、CS High | 20 | ns | |
td(FF) | 遅延時間、フィルタ係数の読み取り / 書き込み動作中の SPI フレーム間 | 10 | tCLK | |
RESET ピン | ||||
tw(RSL) | パルス幅、RESET Low | 4 | tCLK | |
td(RSSC) | 遅延時間、RESET 立ち上がりエッジまたは SPI RESET パターンから通信開始まで | 10000 | tCLK | |
START ピン | ||||
tw(STL) | パルス幅、START Low | 4 | tCLK | |
tw(STH) | パルス幅、START High | 4 | tCLK | |
tsu(STCLK) | セットアップ時間、START High から CLK 立ち上がりエッジまで(1) | 9 | ns | |
th(STCLK) | ホールド時間、CLK 立ち上がりエッジから START High まで(1) | 9 | ns | |
tsu(STDR) | セットアップ時間、START 立ち下がりエッジまたは STOP ビットから DRDY 立ち下がりエッジにより次の変換を停止するまで (スタート / ストップ変換モード) | 8 | tCLK |