Loading [MathJax]/jax/output/SVG/fonts/TeX/fontdata.js
Menu
Product
Email
PDF
Order now
AFEx39xx 電圧と PWM 出力を使用する TEC 制御用の 12 ビット、10 ビット、8 ビットのスマート・アナログ・フロント・エンド
JAJSLP2A
august 2021 – july 2023
AFE439A2
,
AFE539A4
,
AFE639D2
PRODUCTION DATA
CONTENTS
SEARCH
AFEx39xx 電圧と PWM 出力を使用する TEC 制御用の 12 ビット、10 ビット、8 ビットのスマート・アナログ・フロント・エンド
1
1
特長
2
アプリケーション
3
概要
4
Revision History
5
Pin Configuration and Functions
6
Specifications
6.1
Absolute Maximum Ratings
6.2
ESD Ratings
6.3
Recommended Operating Conditions
6.4
熱に関する情報
6.5
Electrical Characteristics: Voltage Output
6.6
Electrical Characteristics: Comparator Mode
6.7
Electrical Characteristics: ADC Input
6.8
Electrical Characteristics: General
6.9
Timing Requirements: I2C Standard Mode
6.10
Timing Requirements: I2C Fast Mode
6.11
Timing Requirements: I2C Fast Mode Plus
6.12
Timing Requirements: SPI Write Operation
6.13
Timing Requirements: SPI Read and Daisy Chain Operation (FSDO = 0)
6.14
Timing Requirements: SPI Read and Daisy Chain Operation (FSDO = 1)
6.15
Timing Requirements: PWM Output
6.16
Timing Requirements: I2C Controller
6.17
Timing Diagrams
6.18
Typical Characteristics: Voltage Output
6.19
Typical Characteristics: ADC
6.20
Typical Characteristics: Comparator
6.21
Typical Characteristics: General
7
Detailed Description
7.1
Overview
7.2
Functional Block Diagrams
7.3
Feature Description
7.3.1
Smart Analog Front End (AFE) Architecture
7.3.2
Programming Interface
7.3.3
Nonvolatile Memory (NVM)
7.3.3.1
NVM Cyclic Redundancy Check (CRC)
7.3.3.1.1
NVM-CRC-FAIL-USER Bit
7.3.3.1.2
NVM-CRC-FAIL-INT Bit
7.3.4
Power-On Reset (POR)
7.3.5
External Reset
7.3.6
Register-Map Lock
7.4
Device Functional Modes
7.4.1
Voltage-Output Mode
7.4.2
Voltage Reference and DAC Transfer Function
7.4.2.1
Power-Supply as Reference
7.4.2.2
Internal Reference
7.4.2.3
External Reference
7.4.3
Comparator Mode
7.4.4
Analog-to-Digital Converter (ADC) Mode
7.4.5
Pulse-Width Modulation (PWM)
7.4.6
Proportional-Integral (PI) Control
7.4.6.1
AFE439A2 PI Control
7.4.6.2
AFE539A4 PI Control
7.4.6.3
AFE639D2 PI Control
7.5
Programming
7.5.1
SPI Programming Mode
7.5.2
I2C Programming Mode
7.5.2.1
F/S Mode Protocol
7.5.2.2
I2C Update Sequence
7.5.2.2.1
Address Byte
7.5.2.2.2
Command Byte
7.5.2.3
I2C Read Sequence
7.6
Register Maps
7.6.1
NOP Register (address = 00h) [reset = 0000h]
7.6.2
DAC-x-VOUT-CMP-CONFIG Register (address = 03h, 09h, 0Fh, 15h)
7.6.3
COMMON-CONFIG Register (address = 1Fh)
7.6.4
COMMON-TRIGGER Register (address = 20h) [reset = 0000h]
7.6.5
COMMON-PWM-TRIG Register (address = 21h) [reset = 0000h]
7.6.6
GENERAL-STATUS Register (address = 22h) [reset = 00h, DEVICE-ID, VERSION-ID]
7.6.7
INTERFACE-CONFIG Register (address = 26h) [reset = 0000h]
7.6.8
STATE-MACHINE-CONFIG0 Register (address = 27h) [reset = 0003h]
7.6.9
STATE-MACHINE-CONFIG1 Register (address = 29h) [reset = C800h]
7.6.10
SRAM-CONFIG Register (address = 2Bh) [reset = 0000h]
7.6.11
SRAM-DATA Register (address = 2Ch) [reset = 0000h]
8
Application and Implementation
8.1
Application Information
8.2
Typical Application
8.2.1
Design Requirements
8.2.2
Detailed Design Procedure
8.2.3
Application Curves
8.3
Power Supply Recommendations
8.4
Layout
8.4.1
Layout Guidelines
8.4.2
Layout Example
9
Device and Documentation Support
9.1
Documentation Support
9.1.1
Related Documentation
9.2
ドキュメントの更新通知を受け取る方法
9.3
サポート・リソース
9.4
Trademarks
9.5
静電気放電に関する注意事項
9.6
用語集
10
Mechanical, Packaging, and Orderable Information
重要なお知らせ
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
RTE|16
MPQF149D
サーマルパッド・メカニカル・データ
RTE|16
QFND525B
発注情報
jajslp2a_oa
jajslp2a_pm
search
No matches found.
Full reading width
Full reading width
Comfortable reading width
Expanded reading width
Card for each section
Card with all content
Data Sheet
AFEx39xx 電圧と PWM 出力を使用する TEC 制御用の 12 ビット、10 ビット、8 ビットのスマート・アナログ・フロント・エンド
このリソースの元の言語は英語です。 翻訳は概要を便宜的に提供するもので、自動化ツール (機械翻訳) を使用していることがあり、TI では翻訳の正確性および妥当性につきましては一切保証いたしません。 実際の設計などの前には、ti.com で必ず最新の英語版をご参照くださいますようお願いいたします。
1
特長
比例積分 (PI) 制御を内蔵
不揮発性メモリ (NVM) からのスタンドアロン動作
比例および積分ゲインをプログラム可能
出力クランプ用のコンパレータ入力
出力の最小、最大、同相値をプログラム可能
ループ位相反転をプログラム可能
AFE639D2
外部デジタル温度センサ・インターフェイス用 I
2
C コントローラ
12 ビット DAC 出力:4LSB DNL、1LSB DNL
AFE539A4
10 ビット ADC 入力:2LSB INL、1LSB DNL
10 ビット DAC 出力:1LSB INL および DNL
AFE439A2
8 ビット ADC 入力:1LSB INL および DNL
デューティ・サイクル 7 ビットの PWM 出力
フォルト管理用のプログラマブル・コンパレータ
VDD オフ時に DAC チャネルの出力をハイ・インピーダンス化
I
2
C または SPI インターフェイスを自動検出
V
IH
:1.62V (V
DD
= 5.5V の場合)
VREF/MODE ピンにより、プログラミング・モードとスタンドアロン・モードのどちらかを選択
ユーザーがプログラム可能な NVM
基準電圧として、内部、外部または電源を使用可能
幅広い動作範囲
電源:1.8V~5.5V
温度範囲:-40℃~+125℃
超小型パッケージ:16 ピン WQFN (3mm × 3mm)
2
アプリケーション
レーザー
化学 / ガス分析器
機械式スキャン LIDAR
ロボットのセンシング・モジュール
移動型ロボットのセンシング・モジュール
追尾フロント・エンド