JAJSQR2 july 2023 AFE7953
PRODUCTION DATA
TA = +25℃での代表値、公称電源。デフォルト条件:TX 入力データ・レート = 491.52MSPS、fDAC = 11796.48MSPS (24x 補間)、インターリーブ・モード、1 次ナイキスト・ゾーン出力、fREF = 491.52MHz による PLL クロック・モード、AOUT = -1dBFS、DSA = 0dB、Sin(x)/x イネーブル、DSA 較正済み、TX クロック・ディザ・イネーブル
Aout = -0.5dBFS、3.5GHz 整合あり、PCB とケーブルの損失を含む。 | ||
3.5GHz 整合あり、PCB とケーブルの損失を含む。 | ||
微分ゲイン誤差 = POUT(DSA 設定 - 1) - POUT(DSA 設定) + 1 |
3.5GHz 整合あり、PCB とケーブルの損失を含む。 | ||
積分ゲイン誤差 = POUT(DSA 設定) - POUT(DSA 設定 = 0) + (DSA 設定) |
3.5GHz 整合あり、PCB とケーブルの損失を含む。 | ||
3.5GHz 整合あり、PCB とケーブルの損失を含む。 |
3.5GHz 整合あり、1TX |
3.5GHz 整合あり、1TX |
3.5GHz 整合あり、1TX | ||
微分位相誤差 = PhaseOUT(DSA 設定 - 1) - PhaseOUT(DSA 設定) |
3.5GHz 整合あり、1TX | ||
積分位相誤差 = Phase(DSA 設定) - Phase(DSA 設定 = 0) |
fDAC = 11796.48MSPS、インターリーブ・モード、3.5GHz で整合、AOUT = -13dBFS。 | ||
20MHz のトーン間隔、3.5GHz 整合あり | ||
3.5GHz 整合あり、シングル・キャリア 20MHz BW TM1.1 LTE |
3.5GHz 整合あり、シングル・キャリア 20MHz BW TM1.1 LTE |
3.5GHz で整合、fDAC = 11.79648GSPS、インターリーブ・モード、高調波周波数での出力電力で正規化 |
3.5GHz で整合、fDAC = 11.79648GSPS、インターリーブ・モード。 | ||
3.5GHz で整合、fDAC = 11.79648GSPS、インターリーブ・モード。 |
Aout = -0.5dBFS、3.5GHz 整合あり、PCB とケーブルの損失を含む。 | ||
3.5GHz 整合あり、PCB とケーブルの損失を含む。 | ||
微分ゲイン誤差 = POUT(DSA 設定 - 1) - POUT(DSA 設定) + 1 |
3.5GHz 整合あり、PCB とケーブルの損失を含む。 | ||
積分ゲイン誤差 = POUT(DSA 設定) - POUT(DSA 設定 = 0) + (DSA 設定) |
3.5GHz 整合あり、PCB とケーブルの損失を含む。 | ||
位相 DNL スパイクは、すべての DSA 設定で発生する可能性があります。 |
3.5GHz 整合あり、PCB とケーブルの損失を含む。 |
3.5GHz 整合あり、1TX、25℃で較正済み |
3.5GHz 整合あり、1TX、25℃で較正済み | ||
3.5GHz 整合あり、1TX、25℃で較正済み | ||
微分位相誤差 = PhaseOUT(DSA 設定 - 1) - PhaseOUT(DSA 設定) |
3.5GHz 整合あり、1TX、25℃で較正済み | ||
積分位相誤差 = Phase(DSA 設定) - Phase(DSA 設定 = 0) |
20MHz のトーン間隔、3.5GHz 整合あり、各トーン -13dBFS、PCB とケーブルの損失を含む。 | ||
3.5GHz 整合あり、シングル・キャリア 20MHz BW TM1.1 LTE |
3.5GHz 整合あり、シングル・キャリア 20MHz BW TM1.1 LTE |
3.5GHz 整合あり、シングル・キャリア 20MHz BW TM1.1 LTE |
3.5GHz で整合、fDAC = 11.79648GSPS、インターリーブ・モード、高調波周波数での出力電力で正規化。ディップは、DC 付近での HD3 の低下に起因するものです。 |
3.5GHz で整合、fDAC = 11.79648GSPS、インターリーブ・モード。 |