JAJSLT6G April 2021 – May 2024 AM2431 , AM2432 , AM2434
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
信号名 [1] ((3)) ((2)) | 信号のタイプ [2] | 説明 [3] | ALV のピン [4] | ALX のピン [4] |
---|---|---|---|---|
PCIE0_CLKREQn | IO | PCIE クロック要求信号 | D16 | C11 |
SERDES0_REXT (1) | A | 外付け較正抵抗 | T13 | |
SERDES0_REFCLK0N | IO | SERDES 基準クロック入出力 (負) | W16 | |
SERDES0_REFCLK0P | IO | SERDES 基準クロック入出力 (正) | W17 | |
SERDES0_RX0_N | I | SERDES 差動受信データ (負) | Y15 | |
SERDES0_RX0_P | I | SERDES 差動受信データ (正) | Y16 | |
SERDES0_TX0_N | O | SERDES 差動送信データ (負) | AA16 | |
SERDES0_TX0_P | O | SERDES 差動送信データ (正) | AA17 |