JAJSLT6G April 2021 – May 2024 AM2431 , AM2432 , AM2434
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
信号名 [1] | 信号のタイプ [2] | 説明 [3] | ALV のピン [4] | ALX のピン [4] |
---|---|---|---|---|
CLKOUT0 | O | RMII クロック出力 (50MHz)。このピンは外部 PHY へのクロック源に使われ、本デバイスを適切に動作させるには、RMII_REF_CLK ピンに接続する必要があります。 | A19、U13 | A18、V13 |
EXTINTn (1) (2) | I | 外部割り込み | C19 | |
EXT_REFCLK1 | I | メイン ドメインへの外部クロック入力。タイマ / WWDT モジュールのための選択可能な入力クロック源の 1 つとして、または MAIN_PLL2 (PER1 PLL) への基準クロックとして、タイマ クロック マルチプレクサに配線します。 | A19 | A18 |
OBSCLK0 | O | 監視クロック出力は、テストとデバッグのみを目的としています。 | D17 | A15 |
PORz_OUT | O | メイン ドメイン POR ステータス出力 | E17 | D18 |
RESETSTATz | O | メイン ドメイン ウォーム リセット ステータス出力 | F16 | E19 |
RESET_REQz | I | メイン ドメイン外部ウォーム リセット要求入力 | E18 | C17 |
SYSCLKOUT0 | O | メイン PLL コントローラからの SYSCLK0 出力 (6 分周、テストおよびデバッグ専用) | C17 | B14 |