JAJSLT6G April   2021  – May 2024 AM2431 , AM2432 , AM2434

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
    1. 3.1 機能ブロック図
  5. デバイスの比較
    1. 4.1 関連製品
  6. 端子構成および機能
    1. 5.1 ピン ダイアグラム
      1. 5.1.1 AM243x ALV のピン配置図
      2. 5.1.2 AM243x ALX のピン配置図
    2. 5.2 ピン属性
      1.      13
      2.      14
      3. 5.2.1 AM243x パッケージの比較表 (ALV と ALX の比較)
    3. 5.3 信号の説明
      1.      17
      2. 5.3.1  AM243x_ALX パッケージ - サポートされていないインターフェイスと信号
      3. 5.3.2  ADC
        1.       メイン ドメイン インスタンス
          1.        21
      4. 5.3.3  CPSW
        1.       メイン ドメイン インスタンス
          1.        24
          2.        25
          3.        26
          4.        27
          5. 5.3.3.1.1 CPSW3G IOSET
      5. 5.3.4  CPTS
        1.       メイン ドメイン インスタンス
          1.        31
          2.        32
      6. 5.3.5  DDRSS
        1.       メイン ドメイン インスタンス
          1.        35
      7. 5.3.6  ECAP
        1.       メイン ドメイン インスタンス
          1.        38
          2.        39
          3.        40
      8. 5.3.7  エミュレーションおよびデバッグ
        1.       メイン ドメイン インスタンス
          1.        43
        2.       MCU ドメインのインスタンス
          1.        45
      9. 5.3.8  EPWM
        1.       メイン ドメイン インスタンス
          1.        48
          2.        49
          3.        50
          4.        51
          5.        52
          6.        53
          7.        54
          8.        55
          9.        56
          10.        57
      10. 5.3.9  EQEP
        1.       メイン ドメイン インスタンス
          1.        60
          2.        61
          3.        62
      11. 5.3.10 FSI
        1.       メイン ドメイン インスタンス
          1.        65
          2.        66
          3.        67
          4.        68
          5.        69
          6.        70
          7.        71
          8.        72
      12. 5.3.11 GPIO
        1.       メイン ドメイン インスタンス
          1.        75
          2.        76
        2.       MCU ドメインのインスタンス
          1.        78
      13. 5.3.12 GPMC
        1.       メイン ドメイン インスタンス
          1.        81
          2. 5.3.12.1.1 GPMC0 の IOSET (ALV)
      14. 5.3.13 I2C
        1.       メイン ドメイン インスタンス
          1.        85
          2.        86
          3.        87
          4.        88
        2.       MCU ドメインのインスタンス
          1.        90
          2.        91
      15. 5.3.14 MCAN
        1.       メイン ドメイン インスタンス
          1.        94
          2.        95
      16. 5.3.15 SPI (MCSPI)
        1.       メイン ドメイン インスタンス
          1.        98
          2.        99
          3.        100
          4.        101
          5.        102
        2.       MCU ドメインのインスタンス
          1.        104
          2.        105
      17. 5.3.16 MMC
        1.       メイン ドメイン インスタンス
          1.        108
          2.        109
      18. 5.3.17 OSPI
        1.       メイン ドメイン インスタンス
          1.        112
      19. 5.3.18 電源
        1.       114
      20. 5.3.19 PRU_ICSSG
        1.       メイン ドメイン インスタンス
          1.        117
          2.        118
      21. 5.3.20 予約済み
        1.       120
      22. 5.3.21 SERDES
        1.       メイン ドメイン インスタンス
          1.        123
      23. 5.3.22 システム、その他
        1. 5.3.22.1 ブート モードの構成
          1.        メイン ドメイン インスタンス
            1.         127
        2. 5.3.22.2 クロック
          1.        MCU ドメインのインスタンス
            1.         130
        3. 5.3.22.3 システム
          1.        メイン ドメイン インスタンス
            1.         133
          2.        MCU ドメインのインスタンス
            1.         135
        4. 5.3.22.4 VMON
          1.        137
      24. 5.3.23 TIMER
        1.       メイン ドメイン インスタンス
          1.        140
        2.       MCU ドメインのインスタンス
          1.        142
      25. 5.3.24 UART
        1.       メイン ドメイン インスタンス
          1.        145
          2.        146
          3.        147
          4.        148
          5.        149
          6.        150
          7.        151
        2.       MCU ドメインのインスタンス
          1.        153
          2.        154
      26. 5.3.25 USB
        1.       メイン ドメイン インスタンス
          1.        157
    4. 5.4 ピン接続要件
  7. 仕様
    1. 6.1  絶対最大定格
    2. 6.2  ESD 定格
    3. 6.3  電源投入時間 (POH)
    4. 6.4  推奨動作条件
    5. 6.5  動作性能ポイント
    6. 6.6  消費電力の概略
    7. 6.7  電気的特性
      1. 6.7.1  I2C オープン ドレインおよびフェイルセーフ (I2C OD FS) の電気的特性
      2. 6.7.2  フェイルセーフ リセット (FS RESET) の電気的特性
      3. 6.7.3  高周波発振器 (HFOSC) の電気的特性
      4. 6.7.4  eMMCPHY の電気的特性
      5. 6.7.5  SDIO 電気的特性
      6. 6.7.6  LVCMOS 電気的特性
      7. 6.7.7  ADC12B の電気的特性 (ALV パッケージ)
      8. 6.7.8  ADC10B の電気的特性 (ALX パッケージ)
      9. 6.7.9  USB2PHY の電気的特性
      10. 6.7.10 SerDes PHY の電気的特性
      11. 6.7.11 DDR の電気的特性
    8. 6.8  ワンタイム プログラマブル (OTP) eFuse の VPP 仕様
      1. 6.8.1 OTP eFuse プログラミングの推奨動作条件
      2. 6.8.2 ハードウェア要件
      3. 6.8.3 プログラミング シーケンス
      4. 6.8.4 ハードウェア保証への影響
    9. 6.9  熱抵抗特性
      1. 6.9.1 熱抵抗特性
    10. 6.10 タイミングおよびスイッチング特性
      1. 6.10.1 タイミング パラメータおよび情報
      2. 6.10.2 電源要件
        1. 6.10.2.1 電源スルーレートの要件
        2. 6.10.2.2 電源シーケンス
          1. 6.10.2.2.1 パワーアップ シーケンシング
          2. 6.10.2.2.2 電源切断シーケンシング
      3. 6.10.3 システムのタイミング
        1. 6.10.3.1 リセット タイミング
        2. 6.10.3.2 安全信号タイミング
        3. 6.10.3.3 クロックのタイミング
      4. 6.10.4 クロック仕様
        1. 6.10.4.1 入力クロック / 発振器
          1. 6.10.4.1.1 MCU_OSC0 内部発振器クロック ソース
            1. 6.10.4.1.1.1 負荷容量
            2. 6.10.4.1.1.2 シャント容量
          2. 6.10.4.1.2 MCU_OSC0 LVCMOS デジタル クロック ソース
        2. 6.10.4.2 出力クロック
        3. 6.10.4.3 PLL
        4. 6.10.4.4 クロックおよび制御信号の遷移に関する推奨システム上の注意事項
      5. 6.10.5 ペリフェラル
        1. 6.10.5.1  CPSW3G
          1. 6.10.5.1.1 CPSW3G MDIO のタイミング
          2. 6.10.5.1.2 CPSW3G RMII のタイミング
          3. 6.10.5.1.3 CPSW3G RGMII のタイミング
          4. 6.10.5.1.4 CPSW3G IOSET
        2. 6.10.5.2  DDRSS
        3. 6.10.5.3  ECAP
        4. 6.10.5.4  EPWM
        5. 6.10.5.5  EQEP
        6. 6.10.5.6  FSI
        7. 6.10.5.7  GPIO
        8. 6.10.5.8  GPMC
          1. 6.10.5.8.1 GPMC および NOR フラッシュ — 同期モード
          2. 6.10.5.8.2 GPMC および NOR フラッシュ — 非同期モード
          3. 6.10.5.8.3 GPMC および NAND フラッシュ — 非同期モード
          4. 6.10.5.8.4 GPMC0 の IOSET (ALV)
        9. 6.10.5.9  I2C
        10. 6.10.5.10 MCAN
        11. 6.10.5.11 MCSPI
          1. 6.10.5.11.1 MCSPI — コントローラ モード
          2. 6.10.5.11.2 MCSPI — ペリフェラル モード
        12. 6.10.5.12 MMCSD
          1. 6.10.5.12.1 MMC0 - eMMC インターフェイス
            1. 6.10.5.12.1.1 レガシー SDR モード
            2. 6.10.5.12.1.2 ハイスピード SDR モード
            3. 6.10.5.12.1.3 ハイスピード DDR モード
            4. 6.10.5.12.1.4 HS200 Mode
          2. 6.10.5.12.2 MMC1 - SD/SDIO インターフェイス
            1. 6.10.5.12.2.1 デフォルト速度モード
            2. 6.10.5.12.2.2 ハイスピード モード
            3. 6.10.5.12.2.3 UHS–I SDR12 モード
            4. 6.10.5.12.2.4 UHS–I SDR25 モード
            5. 6.10.5.12.2.5 UHS–I SDR50 モード
            6. 6.10.5.12.2.6 UHS–I DDR50 モード
            7. 6.10.5.12.2.7 UHS–I SDR104 モード
        13. 6.10.5.13 CPTS
        14. 6.10.5.14 OSPI
          1. 6.10.5.14.1 OSPI0 PHY モード
            1. 6.10.5.14.1.1 PHY データ トレーニング付き OSPI0
            2. 6.10.5.14.1.2 データ トレーニングなし OSPI0
              1. 6.10.5.14.1.2.1 OSPI0 PHY SDR のタイミング
              2. 6.10.5.14.1.2.2 OSPI0 PHY DDR のタイミング
          2. 6.10.5.14.2 OSPI0 タップ モード
            1. 6.10.5.14.2.1 OSPI0 タップ SDR のタイミング
            2. 6.10.5.14.2.2 OSPI0 タップ DDR のタイミング
        15. 6.10.5.15 PCIe
        16. 6.10.5.16 PRU_ICSSG
          1. 6.10.5.16.1 PRU_ICSSG プログラマブル リアルタイム ユニット (PRU)
            1. 6.10.5.16.1.1 PRU_ICSSG PRU 直接出力モードのタイミング
            2. 6.10.5.16.1.2 PRU_ICSSG PRU パラレル キャプチャ モードのタイミング
            3. 6.10.5.16.1.3 PRU_ICSSG PRU のシフト モードのタイミング
            4. 6.10.5.16.1.4 PRU_ICSSG PRU シグマ デルタおよびペリフェラル インターフェイス
              1. 6.10.5.16.1.4.1 PRU_ICSSG PRU シグマ デルタおよびペリフェラル インターフェイスのタイミング
          2. 6.10.5.16.2 PRU_ICSSG パルス幅変調(PWM)
            1. 6.10.5.16.2.1 PRU_ICSSG PWM のタイミング
          3. 6.10.5.16.3 PRU_ICSSG 産業用イーサネット ペリフェラル (IEP)
            1. 6.10.5.16.3.1 PRU_ICSSG IEP のタイミング
          4. 6.10.5.16.4 PRU_ICSSG UART (Universal Asynchronous Receiver/Transmitter)
            1. 6.10.5.16.4.1 PRU_ICSSG UART のタイミング
          5. 6.10.5.16.5 PRU_ICSSG 拡張キャプチャ ペリフェラル (ECAP)
            1. 6.10.5.16.5.1 PRU_ICSSG ECAP のタイミング
          6. 6.10.5.16.6 PRU_ICSSG RGMII、MII_RT、スイッチ
            1. 6.10.5.16.6.1 PRU_ICSSG MDIO のタイミング
            2. 6.10.5.16.6.2 PRU_ICSSG MII のタイミング
            3. 6.10.5.16.6.3 PRU_ICSSG RGMII のタイミング
        17. 6.10.5.17 タイマ
        18. 6.10.5.18 UART
        19. 6.10.5.19 USB
      6. 6.10.6 エミュレーションおよびデバッグ
        1. 6.10.6.1 トレース
        2. 6.10.6.2 JTAG
  8. 詳細説明
    1. 7.1 概要
    2. 7.2 プロセッサ サブシステム
      1. 7.2.1 Arm Cortex-R5F サブシステム (R5FSS)
      2. 7.2.2 Arm Cortex-M4F (M4FSS)
    3. 7.3 アクセラレータとコプロセッサ
      1. 7.3.1 プログラマブル リアルタイム ユニット サブシステムおよび産業用通信サブシステム (PRU_ICSSG)
    4. 7.4 その他のサブシステム
      1. 7.4.1 PDMA コントローラ
      2. 7.4.2 ペリフェラル
        1. 7.4.2.1  ADC
        2. 7.4.2.2  DCC
        3. 7.4.2.3  デュアル データ レート (DDR) 外部メモリ インターフェイス (DDRSS)
        4. 7.4.2.4  ECAP
        5. 7.4.2.5  EPWM
        6. 7.4.2.6  ELM
        7. 7.4.2.7  ESM
        8. 7.4.2.8  GPIO
        9. 7.4.2.9  EQEP
        10. 7.4.2.10 汎用メモリ コントローラ (GPMC)
        11. 7.4.2.11 I2C
        12. 7.4.2.12 MCAN
        13. 7.4.2.13 MCRC (エアコン) コントローラ
        14. 7.4.2.14 MCSPI
        15. 7.4.2.15 MMCSD
        16. 7.4.2.16 OSPI
        17. 7.4.2.17 PCIe (Peripheral Component Interconnect Express)
        18. 7.4.2.18 シリアライザ / デシリアライザ (SerDes) PHY
        19. 7.4.2.19 リアルタイム割り込み (RTI/WWDT)
        20. 7.4.2.20 デュアル モード タイマ (DMTIMER)
        21. 7.4.2.21 UART
        22. 7.4.2.22 ユニバーサル シリアル バス サブシステム (USBSS)
  9. アプリケーション、実装、およびレイアウト
    1. 8.1 デバイスの接続およびレイアウトの基礎
      1. 8.1.1 電源
        1. 8.1.1.1 電源の設計
        2. 8.1.1.2 電源供給回路の実装ガイド
      2. 8.1.2 外部発振器
      3. 8.1.3 JTAG、EMU、およびトレース
      4. 8.1.4 未使用のピン
    2. 8.2 ペリフェラルおよびインターフェイス固有の設計情報
      1. 8.2.1 一般的な配線ガイドライン
      2. 8.2.2 DDR 基板の設計およびレイアウトのガイドライン
      3. 8.2.3 OSPI/QSPI/SPI 基板の設計およびレイアウトのガイドライン
        1. 8.2.3.1 ループバックなし、内部 PHY ループバックおよび内部パッド ループバック
        2. 8.2.3.2 外部ボードのループバック
        3. 8.2.3.3 DQS (オクタル SPI デバイスでのみ使用可能)
      4. 8.2.4 USB VBUS 設計ガイドライン
      5. 8.2.5 システム電源監視設計ガイドライン
      6. 8.2.6 高速差動信号のルーティング ガイド
      7. 8.2.7 熱ソリューション ガイダンス
    3. 8.3 クロック配線のガイドライン
      1. 8.3.1 発振器の配線
      2. 8.3.2 発振器のグランド接続
  10. デバイスおよびドキュメントのサポート
    1. 9.1 デバイスの命名規則
      1. 9.1.1 標準パッケージの記号化
      2. 9.1.2 デバイスの命名規則
    2. 9.2 ツールとソフトウェア
    3. 9.3 ドキュメントのサポート
      1. 9.3.1 注意事項および警告に関する情報
    4. 9.4 サポート・リソース
    5. 9.5 商標
    6. 9.6 静電気放電に関する注意事項
    7. 9.7 用語集
  11. 10改訂履歴
  12. 11メカニカル、パッケージ、および注文情報
    1. 11.1 パッケージ情報

パッケージ・オプション

デバイスごとのパッケージ図は、PDF版データシートをご参照ください。

メカニカル・データ(パッケージ|ピン)
  • ALV|441
  • ALX|293
サーマルパッド・メカニカル・データ
発注情報
表 5-65 PRU_ICSSG0 信号の説明
信号名 [1]信号のタイプ [2]説明 [3]ALV のピン [4]ALX のピン [4]
PRG0_ECAP0_IN_APWM_OUTIOPRU_ICSSG0 拡張キャプチャ (ECAP) 入力または補助 PWM (APWM) 出力R2U5F3M4
PRG0_ECAP0_SYNC_INIPRU_ICSSG0 ECAP 同期入力P5V5D1T1
PRG0_ECAP0_SYNC_OUTOPRU_ICSSG0 ECAP 同期出力AA4V5T1T3
PRG0_IEP0_EDIO_OUTVALIDOPRU_ICSSG0 産業用イーサネット (IEP0) デジタル I/O 出力有効C13B7
PRG0_IEP0_EDC_LATCH_IN0IPRU_ICSSG0 産業用イーサネット (IEP0) 分散クロック ラッチ入力 0V1K4
PRG0_IEP0_EDC_LATCH_IN1IPRU_ICSSG0 産業用イーサネット (IEP0) 分散クロック ラッチ入力 1T1E2
PRG0_IEP0_EDC_SYNC_OUT0OPRU_ICSSG0 産業用イーサネット (IEP0) 分散クロック同期出力 0W1G2
PRG0_IEP0_EDC_SYNC_OUT1OPRU_ICSSG0 産業用イーサネット (IEP0) 分散クロック同期出力 1U1E1
PRG0_IEP0_EDIO_DATA_IN_OUT28IOPRU_ICSSG0 産業用イーサネット デジタル I/O データ入出力W6Y3
PRG0_IEP0_EDIO_DATA_IN_OUT29IOPRU_ICSSG0 産業用イーサネット デジタル I/O データ入出力AA5U1
PRG0_IEP0_EDIO_DATA_IN_OUT30IOPRU_ICSSG0 産業用イーサネット (IEP0) デジタル I/O データ入出力Y5R2
PRG0_IEP0_EDIO_DATA_IN_OUT31IOPRU_ICSSG0 産業用イーサネット デジタル I/O データ入出力V6U2
PRG0_IEP1_EDC_LATCH_IN0IPRU_ICSSG0 産業用イーサネット (IEP1) 分散クロック ラッチ入力 0P5D1
PRG0_IEP1_EDC_LATCH_IN1IPRU_ICSSG0 産業用イーサネット (IEP1) 分散クロック ラッチ入力 1W5T5
PRG0_IEP1_EDC_SYNC_OUT0OPRU_ICSSG0 産業用イーサネット (IEP1) 分散クロック同期出力 0R2F3
PRG0_IEP1_EDC_SYNC_OUT1OPRU_ICSSG0 産業用イーサネット (IEP1) 分散クロック同期出力 1V5T1
PRG0_MDIO0_MDCOPRU_ICSSG0 MDIO クロックP3D2
PRG0_MDIO0_MDIOIOPRU_ICSSG0 MDIO0 データP2E4
PRG0_PRU0_GPI0IPRU_ICSSG0 PRU データ入力Y1J3
PRG0_PRU0_GPI1IPRU_ICSSG0 PRU データ入力R4J4
PRG0_PRU0_GPI2IPRU_ICSSG0 PRU データ入力U2G1
PRG0_PRU0_GPI3IPRU_ICSSG0 PRU データ入力V2H1
PRG0_PRU0_GPI4IPRU_ICSSG0 PRU データ入力AA2K2
PRG0_PRU0_GPI5IPRU_ICSSG0 PRU データ入力R3F2
PRG0_PRU0_GPI6IPRU_ICSSG0 PRU データ入力T3H2
PRG0_PRU0_GPI7IPRU_ICSSG0 PRU データ入力T1E2
PRG0_PRU0_GPI8IPRU_ICSSG0 PRU データ入力T2H5
PRG0_PRU0_GPI9IPRU_ICSSG0 PRU データ入力W6Y3
PRG0_PRU0_GPI10IPRU_ICSSG0 PRU データ入力AA5U1
PRG0_PRU0_GPI11IPRU_ICSSG0 PRU データ入力Y3L1
PRG0_PRU0_GPI12IPRU_ICSSG0 PRU データ入力AA3K1
PRG0_PRU0_GPI13IPRU_ICSSG0 PRU データ入力R6N1
PRG0_PRU0_GPI14IPRU_ICSSG0 PRU データ入力V4N2
PRG0_PRU0_GPI15IPRU_ICSSG0 PRU データ入力T5N4
PRG0_PRU0_GPI16IPRU_ICSSG0 PRU データ入力U4N3
PRG0_PRU0_GPI17IPRU_ICSSG0 PRU データ入力U1E1
PRG0_PRU0_GPI18IPRU_ICSSG0 PRU データ入力V1K4
PRG0_PRU0_GPI19IPRU_ICSSG0 PRU データ入力W1G2
PRG0_PRU0_GPO0IOPRU_ICSSG0 PRU データ出力Y1J3
PRG0_PRU0_GPO1IOPRU_ICSSG0 PRU データ出力R4J4
PRG0_PRU0_GPO2IOPRU_ICSSG0 PRU データ出力U2G1
PRG0_PRU0_GPO3IOPRU_ICSSG0 PRU データ出力V2H1
PRG0_PRU0_GPO4IOPRU_ICSSG0 PRU データ出力AA2K2
PRG0_PRU0_GPO5IOPRU_ICSSG0 PRU データ出力R3F2
PRG0_PRU0_GPO6IOPRU_ICSSG0 PRU データ出力T3H2
PRG0_PRU0_GPO7IOPRU_ICSSG0 PRU データ出力T1E2
PRG0_PRU0_GPO8IOPRU_ICSSG0 PRU データ出力T2H5
PRG0_PRU0_GPO9IOPRU_ICSSG0 PRU データ出力W6Y3
PRG0_PRU0_GPO10IOPRU_ICSSG0 PRU データ出力AA5U1
PRG0_PRU0_GPO11IOPRU_ICSSG0 PRU データ出力Y3L1
PRG0_PRU0_GPO12IOPRU_ICSSG0 PRU データ出力AA3K1
PRG0_PRU0_GPO13IOPRU_ICSSG0 PRU データ出力R6N1
PRG0_PRU0_GPO14IOPRU_ICSSG0 PRU データ出力V4N2
PRG0_PRU0_GPO15IOPRU_ICSSG0 PRU データ出力T5N4
PRG0_PRU0_GPO16IOPRU_ICSSG0 PRU データ出力U4N3
PRG0_PRU0_GPO17IOPRU_ICSSG0 PRU データ出力U1E1
PRG0_PRU0_GPO18IOPRU_ICSSG0 PRU データ出力V1K4
PRG0_PRU0_GPO19IOPRU_ICSSG0 PRU データ出力W1G2
PRG0_PRU1_GPI0IPRU_ICSSG0 PRU データ入力Y2L5
PRG0_PRU1_GPI1IPRU_ICSSG0 PRU データ入力W2J2
PRG0_PRU1_GPI2IPRU_ICSSG0 PRU データ入力V3M2
PRG0_PRU1_GPI3IPRU_ICSSG0 PRU データ入力T4L2
PRG0_PRU1_GPI4IPRU_ICSSG0 PRU データ入力W3L3
PRG0_PRU1_GPI5IPRU_ICSSG0 PRU データ入力P4E3
PRG0_PRU1_GPI6IPRU_ICSSG0 PRU データ入力R5F5
PRG0_PRU1_GPI7IPRU_ICSSG0 PRU データ入力W5T5
PRG0_PRU1_GPI8IPRU_ICSSG0 PRU データ入力R1F4
PRG0_PRU1_GPI9IPRU_ICSSG0 PRU データ入力Y5R2
PRG0_PRU1_GPI10IPRU_ICSSG0 PRU データ入力V6U2
PRG0_PRU1_GPI11IPRU_ICSSG0 PRU データ入力W4P1
PRG0_PRU1_GPI12IPRU_ICSSG0 PRU データ入力Y4P2
PRG0_PRU1_GPI13IPRU_ICSSG0 PRU データ入力T6T4
PRG0_PRU1_GPI14IPRU_ICSSG0 PRU データ入力U6R5
PRG0_PRU1_GPI15IPRU_ICSSG0 PRU データ入力U5M4
PRG0_PRU1_GPI16IPRU_ICSSG0 PRU データ入力AA4T3
PRG0_PRU1_GPI17IPRU_ICSSG0 PRU データ入力V5T1
PRG0_PRU1_GPI18IPRU_ICSSG0 PRU データ入力P5D1
PRG0_PRU1_GPI19IPRU_ICSSG0 PRU データ入力R2F3
PRG0_PRU1_GPO0IOPRU_ICSSG0 PRU データ出力Y2L5
PRG0_PRU1_GPO1IOPRU_ICSSG0 PRU データ出力W2J2
PRG0_PRU1_GPO2IOPRU_ICSSG0 PRU データ出力V3M2
PRG0_PRU1_GPO3IOPRU_ICSSG0 PRU データ出力T4L2
PRG0_PRU1_GPO4IOPRU_ICSSG0 PRU データ出力W3L3
PRG0_PRU1_GPO5IOPRU_ICSSG0 PRU データ出力P4E3
PRG0_PRU1_GPO6IOPRU_ICSSG0 PRU データ出力R5F5
PRG0_PRU1_GPO7IOPRU_ICSSG0 PRU データ出力W5T5
PRG0_PRU1_GPO8IOPRU_ICSSG0 PRU データ出力R1F4
PRG0_PRU1_GPO9IOPRU_ICSSG0 PRU データ出力Y5R2
PRG0_PRU1_GPO10IOPRU_ICSSG0 PRU データ出力V6U2
PRG0_PRU1_GPO11IOPRU_ICSSG0 PRU データ出力W4P1
PRG0_PRU1_GPO12IOPRU_ICSSG0 PRU データ出力Y4P2
PRG0_PRU1_GPO13IOPRU_ICSSG0 PRU データ出力T6T4
PRG0_PRU1_GPO14IOPRU_ICSSG0 PRU データ出力U6R5
PRG0_PRU1_GPO15IOPRU_ICSSG0 PRU データ出力U5M4
PRG0_PRU1_GPO16IOPRU_ICSSG0 PRU データ出力AA4T3
PRG0_PRU1_GPO17IOPRU_ICSSG0 PRU データ出力V5T1
PRG0_PRU1_GPO18IOPRU_ICSSG0 PRU データ出力P5D1
PRG0_PRU1_GPO19IOPRU_ICSSG0 PRU データ出力R2F3
PRG0_PWM0_TZ_INIPRU_ICSSG0 PWM トリップ ゾーン入力V1K4
PRG0_PWM0_TZ_OUTOPRU_ICSSG0 PWM トリップ ゾーン出力W1G2
PRG0_PWM1_TZ_INIPRU_ICSSG0 PWM トリップ ゾーン入力P5D1
PRG0_PWM1_TZ_OUTOPRU_ICSSG0 PWM トリップ ゾーン出力R2F3
PRG0_PWM2_TZ_INIPRU_ICSSG0 PWM トリップ ゾーン入力T18V6T19U2
PRG0_PWM2_TZ_OUTOPRU_ICSSG0 PWM トリップ ゾーン出力R1U21F4R20
PRG0_PWM3_TZ_INIPRU_ICSSG0 PWM トリップ ゾーン入力P16W6Y3
PRG0_PWM3_TZ_OUTOPRU_ICSSG0 PWM トリップ ゾーン出力R17Y3L1
PRG0_PWM0_A0IOPRU_ICSSG0 PWM 出力 AAA3K1
PRG0_PWM0_A1IOPRU_ICSSG0 PWM 出力 AV4N2
PRG0_PWM0_A2IOPRU_ICSSG0 PWM 出力 AU4N3
PRG0_PWM0_B0IOPRU_ICSSG0 PWM 出力 BR6N1
PRG0_PWM0_B1IOPRU_ICSSG0 PWM 出力 BT5N4
PRG0_PWM0_B2IOPRU_ICSSG0 PWM 出力 B2U1E1
PRG0_PWM1_A0IOPRU_ICSSG0 PWM 出力 AY4P2
PRG0_PWM1_A1IOPRU_ICSSG0 PWM 出力 AU6R5
PRG0_PWM1_A2IOPRU_ICSSG0 PWM 出力 AAA4T3
PRG0_PWM1_B0IOPRU_ICSSG0 PWM 出力 BT6T4
PRG0_PWM1_B1IOPRU_ICSSG0 PWM 出力 BU5M4
PRG0_PWM1_B2IOPRU_ICSSG0 PWM 出力 B2V5T1
PRG0_PWM2_A0IOPRU_ICSSG0 PWM 出力 AU2U20G1V21
PRG0_PWM2_A1IOPRU_ICSSG0 PWM 出力 AT2U19H5T20
PRG0_PWM2_A2IOPRU_ICSSG0 PWM 出力 AV19V3M2U18
PRG0_PWM2_B0IOPRU_ICSSG0 PWM 出力 BAA2U18K2U21
PRG0_PWM2_B1IOPRU_ICSSG0 PWM 出力 BAA5V20T18U1
PRG0_PWM2_B2IOPRU_ICSSG0 PWM 出力 BT17W3L3U20
PRG0_PWM3_A0IOPRU_ICSSG0 PWM 出力 AV18Y1J3Y19
PRG0_PWM3_A1IOPRU_ICSSG0 PWM 出力 AR18T3H2
PRG0_PWM3_A2IOPRU_ICSSG0 PWM 出力 AT19V2H1P21
PRG0_PWM3_B0IOPRU_ICSSG0 PWM 出力 BR4Y21J4Y18
PRG0_PWM3_B1IOPRU_ICSSG0 PWM 出力 BT1T21E2
PRG0_PWM3_B2IOPRU_ICSSG0 PWM 出力 BR3W19F2
PRG0_RGMII1_RXCIPRU_ICSSG0 RGMII 受信クロックT3H2
PRG0_RGMII1_RX_CTLIPRU_ICSSG0 RGMII 受信制御AA2K2
PRG0_RGMII1_TXCIOPRU_ICSSG0 RGMII 送信クロックU4N3
PRG0_RGMII1_TX_CTLOPRU_ICSSG0 RGMII 送信制御T5N4
PRG0_RGMII2_RXCIPRU_ICSSG0 RGMII 受信クロックR5F5
PRG0_RGMII2_RX_CTLIPRU_ICSSG0 RGMII 受信制御W3L3
PRG0_RGMII2_TXCIOPRU_ICSSG0 RGMII 送信クロックAA4T3
PRG0_RGMII2_TX_CTLOPRU_ICSSG0 RGMII 送信制御U5M4
PRG0_RGMII1_RD0IPRU_ICSSG0 RGMII 受信データY1J3
PRG0_RGMII1_RD1IPRU_ICSSG0 RGMII 受信データR4J4
PRG0_RGMII1_RD2IPRU_ICSSG0 RGMII 受信データU2G1
PRG0_RGMII1_RD3IPRU_ICSSG0 RGMII 受信データV2H1
PRG0_RGMII1_TD0OPRU_ICSSG0 RGMII 送信データY3L1
PRG0_RGMII1_TD1OPRU_ICSSG0 RGMII 送信データAA3K1
PRG0_RGMII1_TD2OPRU_ICSSG0 RGMII 送信データR6N1
PRG0_RGMII1_TD3OPRU_ICSSG0 RGMII 送信データV4N2
PRG0_RGMII2_RD0IPRU_ICSSG0 RGMII 受信データY2L5
PRG0_RGMII2_RD1IPRU_ICSSG0 RGMII 受信データW2J2
PRG0_RGMII2_RD2IPRU_ICSSG0 RGMII 受信データV3M2
PRG0_RGMII2_RD3IPRU_ICSSG0 RGMII 受信データT4L2
PRG0_RGMII2_TD0OPRU_ICSSG0 RGMII 送信データW4P1
PRG0_RGMII2_TD1OPRU_ICSSG0 RGMII 送信データY4P2
PRG0_RGMII2_TD2OPRU_ICSSG0 RGMII 送信データT6T4
PRG0_RGMII2_TD3OPRU_ICSSG0 RGMII 送信データU6R5
PRG0_UART0_CTSnIPRU_ICSSG0 UART CTS (Clear to Send) (アクティブ Low)W6Y3
PRG0_UART0_RTSnOPRU_ICSSG0 UART RTS (Request to Send) (アクティブ Low)AA5U1
PRG0_UART0_RXDIPRU_ICSSG0 UART 受信データY5R2
PRG0_UART0_TXDOPRU_ICSSG0 UART 送信データV6U2