JAJSLT6G April 2021 – May 2024 AM2431 , AM2432 , AM2434
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
パラメータ | 最小値 | 最大値 | 単位 | ||
---|---|---|---|---|---|
出力条件 | |||||
CL | 出力負荷容量 | 2 | 5 | pF | |
PCB 接続要件 | |||||
td(Trace Mismatch) | すべてのパターンにわたる伝搬遅延の不整合 | VDDSHV3 = 1.8V | 200 | ps | |
VDDSHV3 =3.3V | 100 | ps |
番号 | パラメータ | 最小値 | 最大値 | 単位 | |
---|---|---|---|---|---|
1.8V モード | |||||
DBTR1 | tc(TRC_CLK) | サイクル時間、TRC_CLK | 6.50 | ns | |
DBTR2 | tw(TRC_CLKH) | パルス幅、TRC_CLK High | 2.50 | ns | |
DBTR3 | tw(TRC_CLKL) | パルス幅、TRC_CLK Low | 2.50 | ns | |
DBTR4 | tosu(TRC_DATAV-TRC_CLK) | 出力セットアップ時間、TRC_DATA 有効から TRC_CLK エッジまで | 0.81 | ns | |
DBTR5 | toh(TRC_CLK-TRC_DATAI) | 出力ホールド時間、TRC_CLK エッジから TRC_DATA 無効まで | 0.81 | ns | |
DBTR6 | Tosu(TRC_CTLV-TRC_CLK) | 出力セットアップ時間、TRC_CTL 有効から TRC_CLK エッジまで | 0.81 | ns | |
DBTR7 | toh(TRC_CLK-TRC_CTLI) | 出力ホールド時間、TRC_CLK エッジから TRC_CTL 無効まで | 0.81 | ns | |
3.3V モード | |||||
DBTR1 | tc(TRC_CLK) | サイクル時間、TRC_CLK | 8.67 | ns | |
DBTR2 | tw(TRC_CLKH) | パルス幅TRC_CLK High | 3.58 | ns | |
DBTR3 | tw(TRC_CLKL) | パルス幅、TRC_CLK Low | 3.58 | ns | |
DBTR4 | tosu(TRC_DATAV-TRC_CLK) | 出力セットアップ時間、TRC_DATA 有効から TRC_CLK エッジまで | 1.08 | ns | |
DBTR5 | toh(TRC_CLK-TRC_DATAI) | 出力ホールド時間、TRC_CLK エッジから TRC_DATA 無効まで | 1.08 | ns | |
DBTR6 | Tosu(TRC_CTLV-TRC_CLK) | 出力セットアップ時間、TRC_CTL 有効から TRC_CLK エッジまで | 1.08 | ns | |
DBTR7 | toh(TRC_CLK-TRC_CTLI) | 出力ホールド時間、 TRC_CLK エッジから TRC_CTL 無効まで | 1.08 | ns |