JAJSLT6G April 2021 – May 2024 AM2431 , AM2432 , AM2434
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
表 6-147、表 6-22、表 6-23、図 6-20 に、CPSW3G MDIO のタイミング条件、要件、スイッチング特性を示します。
パラメータ | 最小値 | 最大値 | 単位 | |
---|---|---|---|---|
入力条件 | ||||
SRI | 入力スルーレート | 0.9 | 3.6 | V/ns |
出力条件 | ||||
CL | 出力負荷容量 | 10 | 470 | pF |
PCB 接続要件 | ||||
td(Trace Delay) | 各パターンの伝搬遅延 | 0 | 5 | ns |
td(Trace Mismatch Delay) | すべてのパターンにわたる伝搬遅延の不整合 | 1 | ns |
番号 | パラメータ | 最小値 | 最大値 | 単位 | |
---|---|---|---|---|---|
MDIO1 | tsu(MDIO_MDC) | セットアップ時間、MDIO[x]_MDIO 有効から MDIO[x]_MDC high まで | 45 | ns | |
MDIO2 | th(MDC_MDIO) | ホールド時間、MDIO[x]_MDC high から MDIO[x]_MDIO 有効の間 | 0 | ns |
番号 | パラメータ | 最小値 | 最大値 | 単位 | |
---|---|---|---|---|---|
MDIO3 | tc(MDC) | サイクル時間、MDIO[x]_MDC | 400 | ns | |
MDIO4 | tw(MDCH) | パルス幅、MDIO[x]_MDC high | 160 | ns | |
MDIO5 | tw(MDCL) | パルス幅、MDIO[x]_MDC low | 160 | ns | |
MDIO7 | td(MDC_MDIO) | 遅延時間、MDIO[x]_MDC low から MDIO[x]_MDIO 有効まで | -10 | 10 | ns |