JAJSLT6G April 2021 – May 2024 AM2431 , AM2432 , AM2434
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
表 6-74、図 6-60、表 6-75、図 6-61 に、「MMC0 のタイミング要件とスイッチング特性 – ハイスピード DDR モード」を示します。
番号 | 最小値 | 最大値 | 単位 | ||
---|---|---|---|---|---|
HSDDR1 | tsu(cmdV-clk) | セットアップ時間、MC0_CMD 有効から MMC0_CLK 立ち上がりエッジまで | 1.62 | ns | |
HSDDR2 | th(clk-cmdV) | ホールド時間、MMC0_CLK 立ち上がりエッジから MMC0_CMD 有効の間 | 2.52 | ns | |
HSDDR3 | tsu(dV-clk) | セットアップ時間、MMC0_DAT[7:0] 有効から MMC0_CLK 遷移まで | 0.83 | ns | |
HSDDR4 | th(clk-dV) | ホールド時間、MMC0_CLK 遷移から MMC0_DAT[7:0] 有効の間 | 1.76 | ns |
番号 | パラメータ | 最小値 | 最大値 | 単位 | |
---|---|---|---|---|---|
fop(clk) | 動作周波数、MMC0_CLK | 50 | MHz | ||
HSDDR5 | tc(clk) | サイクル時間、MMC0_CLK | 20 | ns | |
HSDDR6 | tw(clkH) | パルス幅、MMC0_CLK high | 9.2 | ns | |
HSDDR7 | tw(clkL) | パルス幅、MMC0_CLK low | 9.2 | ns | |
HSDDR8 | td(clk-cmdV) | 遅延時間、MMC0_CLK 立ち上がりエッジから MMC0_CMD 遷移まで | 3.31 | 7.65 | ns |
HSDDR9 | td(clk-dV) | 遅延時間、MMC0_CLK 遷移から MMC0_DAT[7:0] 遷移まで | 2.81 | 6.94 | ns |