JAJSLT6G April 2021 – May 2024 AM2431 , AM2432 , AM2434
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
MMC1 インターフェイスは、SDIO 仕様 v3.00 だけでなく、SD ホスト コントローラ標準仕様 4.10 と SD 物理層仕様 v3.01 に準拠しており、以下の SD カード アプリケーションをサポートしています。
表 6-77 に、MMC1 タイミング モードに必要な DLL ソフトウェア構成設定を示します。
レジスタ名 | MMCSD1_SS_PHY_CTRL_4_REG | MMCSD1_SS_PHY_CTRL_5_REG | ||||
---|---|---|---|---|---|---|
ビット フィールド | [20] | [15:12] | [8] | [4:0] | [2:0] | |
ビット フィールド名 | OTAPDLYENA | OTAPDLYSEL | ITAPDLYENA | ITAPDLYSEL | CLKBUFSEL | |
モード | 説明 | 遅延 イネーブル |
遅延 値 |
入力 遅延 イネーブル |
入力 遅延 値 |
遅延 バッファ 時間 |
デフォルト スピード |
4 ビット PHY 動作 3.3V、25MHz |
0x1 | 0x0 | 0x1 | 0x0 | 0x7 |
ハイ スピード |
4 ビット PHY 動作 3.3V、50MHz |
0x1 | 0x0 | 0x1 | 0x0 | 0x7 |
UHS-I SDR12 |
4 ビット PHY 動作 1.8V、25MHz |
0x1 | 0xF | 0x1 | 0x0 | 0x7 |
UHS-I SDR25 |
4 ビット PHY 動作 1.8V、50MHz |
0x1 | 0xF | 0x1 | 0x0 | 0x7 |
UHS-I SDR50 |
4 ビット PHY 動作 1.8V、100MHz |
0x1 | 0xC | 0x1 | チューニング (1) | 0x7 |
UHS-I DDR50 |
4 ビット PHY 動作 1.8V、50MHz |
0x1 | 0x9 | 0x1 | チューニング (1) | 0x7 |
UHS-I SDR104 |
4 ビット PHY 動作 1.8V、200MHz |
0x1 | 0x6 | 0x1 | チューニング (1) | 0x7 |
表 6-78 に、MMC1 のタイミング条件を示します。
パラメータ | 最小値 | 最大値 | 単位 | |||
---|---|---|---|---|---|---|
入力条件 | ||||||
SRI | 入力スルーレート | デフォルト スピード、ハイスピード | 0.69 | 2.06 | V/ns | |
UHS–I SDR12、UHS–I SDR25 | 0.34 | 1.34 | V/ns | |||
UHS–I DDR50 | 1 | 2 | V/ns | |||
出力条件 | ||||||
CL | 出力負荷容量 | UHS–I DDR50 | 3 | 10 | pF | |
その他のすべてのモード | 1 | 10 | pF | |||
PCB 接続要件 | ||||||
td(Trace Delay) | 各パターンの伝搬遅延 | UHS–I DDR50 | 240 | 1134 | ps | |
その他のすべてのモード | 126 | 1386 | ps | |||
td(Trace Mismatch Delay) | すべてのパターンにわたる伝搬遅延の不整合 | UHS–I DDR50、UHS–I SDR104 | 20 | ps | ||
その他のすべてのモード | 100 | ps |