JAJSLT6G April 2021 – May 2024 AM2431 , AM2432 , AM2434
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
本デバイスのデータシートに記載された MII_G_RT I/O のタイミング値を確保するには、PRU_ICSSG ICSSGn_CORE_CLK (ここで n = 0~1) コア クロックを 200MHz、225MHz、250MHz のいずれか、かつ ICSSG_TXCFG0/1 レジスタの TX_CLK_DELAYn (ここで n = 0 または 1) ビット フィールドを 0h (デフォルト値) に設定する必要があります。
表 6-131、表 6-132、図 6-104、表 6-133、図 6-105、表 6-134、図 6-106、表 6-135、図 6-107 に、PRU_ICSSG MII のタイミング条件、タイミング要件、スイッチング特性を示します。
パラメータ | 最小値 | 最大値 | 単位 | |
---|---|---|---|---|
入力条件 | ||||
SRI | 入力スルーレート | 0.9 | 3.6 | V/ns |
出力条件 | ||||
CL | 出力負荷容量 | 2 | 20 | pF |
番号 | パラメータ | 説明 | モード | 最小値 | 最大値 | 単位 |
---|---|---|---|---|---|---|
PMIR1 | tc(RX_CLK) | サイクル時間、MII[x]_RX_CLK | 10Mbps | 399.96 | 400.04 | ns |
100Mbps | 39.996 | 40.004 | ns | |||
PMIR2 | tw(RX_CLKH) | パルス幅、MII[x]_RX_CLK High | 10Mbps | 140 | 260 | ns |
100Mbps | 14 | 26 | ns | |||
PMIR3 | tw(RX_CLKL) | パルス幅、MII[x]_RX_CLK Low | 10Mbps | 140 | 260 | ns |
100Mbps | 14 | 26 | ns |
番号 | パラメータ | 説明 | モード | 最小値 | 最大値 | 単位 |
---|---|---|---|---|---|---|
PMIR4 | tsu(RXD-RX_CLK) | セットアップ時間、MII[x]_RXD[3:0] 有効から MII[x]_RX_CLK まで | 10Mbps | 8 | ns | |
tsu(RX_DV-RX_CLK) | セットアップ時間、MII[x]_RX_DV 有効から MII[x]_RX_CLK まで | 8 | ns | |||
tsu(RX_ER-RX_CLK) | セットアップ時間、MII[x]_RX_ER 有効から MII[x]_RX_CLK まで | 8 | ns | |||
tsu(RXD-RX_CLK) | セットアップ時間、MII[x]_RXD[3:0] 有効から MII[x]_RX_CLK まで | 100Mbps | 8 | ns | ||
tsu(RX_DV-RX_CLK) | セットアップ時間、MII[x]_RX_DV 有効から MII[x]_RX_CLK まで | 8 | ns | |||
tsu(RX_ER-RX_CLK) | セットアップ時間、MII[x]_RX_ER 有効から MII[x]_RX_CLK まで | 8 | ns | |||
PMIR5 | th(RX_CLK-RXD) | ホールド時間、MII[x]_ RX_CLK から MII[x]_RXD[3:0] 有効の間 | 10Mbps | 8 | ns | |
th(RX_CLK-RX_DV) | ホールド時間、MII[x]_RX_CLK から MII[x]_RX_DV 有効の間 | 8 | ns | |||
th(RX_CLK-RX_ER) | ホールド時間、MII[x]_RX_CLK から MII[x]_RX_ER 有効の間 | 8 | ns | |||
th(RX_CLK-RXD) | ホールド時間、MII[x]_ RX_CLK から MII[x]_RXD[3:0] 有効の間 | 100Mbps | 8 | ns | ||
th(RX_CLK-RX_DV) | ホールド時間、MII[x]_RX_CLK から MII[x]_RX_DV 有効の間 | 8 | ns | |||
th(RX_CLK-RX_ER) | ホールド時間、MII[x]_RX_CLK から MII[x]_RX_ER 有効の間 | 8 | ns |
番号 | パラメータ | 説明 | モード | 最小値 | 最大値 | 単位 |
---|---|---|---|---|---|---|
PMIT1 | tc(TX_CLK) | サイクル時間、MII[x]_TX_CLK | 10Mbps | 399.96 | 400.04 | ns |
100Mbps | 39.996 | 40.004 | ns | |||
PMIT2 | tw(TX_CLKH) | パルス幅、MII[x]_TX_CLK High | 10Mbps | 140 | 260 | ns |
100Mbps | 14 | 26 | ns | |||
PMIT3 | tw(TX_CLKL) | パルス幅、MII[x]_TX_CLK Low | 10Mbps | 140 | 260 | ns |
100Mbps | 14 | 26 | ns |
番号 | パラメータ | 説明 | モード | 最小値 | 最大値 | 単位 |
---|---|---|---|---|---|---|
PMIT4 | td(TX_CLK-TXD) | 遅延時間、MII[x]_TX_CLK High から MII[x]_TXD[3:0] 有効まで | 10Mbps | 0 | 25 | ns |
td(TX_CLK-TX_EN) | 遅延時間、MII[x]_TX_CLK から MII[x]_TX_EN 有効まで | 0 | 25 | ns | ||
td(TX_CLK-TXD) | 遅延時間、MII[x]_TX_CLK High から MII[x]_TXD[3:0] 有効まで | 100Mbps | 0 | 25 | ns | |
td(TX_CLK-TX_EN) | 遅延時間、MII[x]_TX_CLK から MII[x]_TX_EN 有効まで | 0 | 25 | ns |