JAJSLT6G April 2021 – May 2024 AM2431 , AM2432 , AM2434
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
表 6-83、図 6-67、表 6-84、図 6-68 に、「MMC1 のタイミング要件とスイッチング特性 – UHS-I SDR12 モード」を示します。
番号 | 最小値 | 最大値 | 単位 | ||
---|---|---|---|---|---|
SDR121 | tsu(cmdV-clkH) | セットアップ時間、MMC1_CMD 有効から MMC1_CLK 立ち上がりエッジまで | 2.35 | ns | |
SDR122 | th(clkH-cmdV) | ホールド時間、MMC1_CLK 立ち上がりエッジから MMC1_CMD 有効の間 | 1.67 | ns | |
SDR123 | tsu(dV-clkH) | セットアップ時間、MMC1_DAT[3:0] 有効から MMC1_CLK 立ち上がりエッジまで | 2.35 | ns | |
SDR124 | th(clkH-dV) | ホールド時間、MMC1_CLK 立ち上がりエッジから MMC1_DAT[3:0] 有効の間 | 1.67 | ns |
番号 | パラメータ | 最小値 | 最大値 | 単位 | |
---|---|---|---|---|---|
fop(clk) | 動作周波数、MMC1_CLK | 25 | MHz | ||
SDR125 | tc(clk) | サイクル時間、MMC1_CLK | 40 | ns | |
SDR126 | tw(clkH) | パルス幅、MMC1_CLK high | 18.7 | ns | |
SDR127 | tw(clkL) | パルス幅、MMC1_CLK low | 18.7 | ns | |
SDR128 | td(clkL-cmdV) | 遅延時間、MMC1_CLK 立ち上がりエッジから MMC1_CMD 遷移まで | 1.2 | 8 | ns |
SDR129 | td(clkL-dV) | 遅延時間、MMC1_CLK 立ち上がりエッジから MMC1_DAT[3:0] 遷移まで | 1.2 | 8 | ns |