JAJSLT6G April 2021 – May 2024 AM2431 , AM2432 , AM2434
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
信号名 [1] ((2)) | 信号のタイプ [2] | 説明 [3] | ALV のピン [4] | ALX のピン [4] |
---|---|---|---|---|
DDR0_ACT_n | O | DDRSS アクティブ化コマンド | H2 | |
DDR0_ALERT_n | IO | DDRSS アラート | H1 | |
DDR0_CAS_n | O | DDRSS 列アドレス ストローブ | J5 | |
DDR0_PAR | O | DDRSS コマンドおよびアドレス パリティ | K5 | |
DDR0_RAS_n | O | DDRSS 行アドレス ストローブ | F6 | |
DDR0_WE_n | O | DDRSS 書き込みイネーブル | H4 | |
DDR0_A0 | O | DDRSS アドレス バス | D2 | |
DDR0_A1 | O | DDRSS アドレス バス | C5 | |
DDR0_A2 | O | DDRSS アドレス バス | E2 | |
DDR0_A3 | O | DDRSS アドレス バス | D4 | |
DDR0_A4 | O | DDRSS アドレス バス | D3 | |
DDR0_A5 | O | DDRSS アドレス バス | F2 | |
DDR0_A6 | O | DDRSS アドレス バス | J2 | |
DDR0_A7 | O | DDRSS アドレス バス | L5 | |
DDR0_A8 | O | DDRSS アドレス バス | J3 | |
DDR0_A9 | O | DDRSS アドレス バス | J4 | |
DDR0_A10 | O | DDRSS アドレス バス | K3 | |
DDR0_A11 | O | DDRSS アドレス バス | J1 | |
DDR0_A12 | O | DDRSS アドレス バス | M5 | |
DDR0_A13 | O | DDRSS アドレス バス | K4 | |
DDR0_BA0 | O | DDRSS バンク アドレス | G4 | |
DDR0_BA1 | O | DDRSS バンク アドレス | G5 | |
DDR0_BG0 | O | DDRSS バンク グループ | G2 | |
DDR0_BG1 | O | DDRSS バンク グループ | H3 | |
DDR0_CAL0 (1) | A | IO パッド較正抵抗 | H5 | |
DDR0_CK0 | O | DDRSS クロック | F1 | |
DDR0_CK0_n | O | DDRSS 負クロック | E1 | |
DDR0_CKE0 | O | DDRSS クロック イネーブル | F4 | |
DDR0_CKE1 | O | DDRSS クロック イネーブル | F3 | |
DDR0_CS0_n | O | DDRSS チップ セレクト 0 | E3 | |
DDR0_CS1_n | O | DDRSS チップ セレクト 1 | E4 | |
DDR0_DM0 | IO | DDRSS データ マスク | B2 | |
DDR0_DM1 | IO | DDRSS データ マスク | M2 | |
DDR0_DQ0 | IO | DDRSS データ | A3 | |
DDR0_DQ1 | IO | DDRSS データ | A2 | |
DDR0_DQ2 | IO | DDRSS データ | B5 | |
DDR0_DQ3 | IO | DDRSS データ | A4 | |
DDR0_DQ4 | IO | DDRSS データ | B3 | |
DDR0_DQ5 | IO | DDRSS データ | C4 | |
DDR0_DQ6 | IO | DDRSS データ | C2 | |
DDR0_DQ7 | IO | DDRSS データ | B4 | |
DDR0_DQ8 | IO | DDRSS データ | N5 | |
DDR0_DQ9 | IO | DDRSS データ | L4 | |
DDR0_DQ10 | IO | DDRSS データ | L2 | |
DDR0_DQ11 | IO | DDRSS データ | M3 | |
DDR0_DQ12 | IO | DDRSS データ | N4 | |
DDR0_DQ13 | IO | DDRSS データ | N3 | |
DDR0_DQ14 | IO | DDRSS データ | M4 | |
DDR0_DQ15 | IO | DDRSS データ | N2 | |
DDR0_DQS0 | IO | DDRSS データ ストローブ 0 | C1 | |
DDR0_DQS0_n | IO | DDRSS 相補データ ストローブ 0 | B1 | |
DDR0_DQS1 | IO | DDRSS データ ストローブ 1 | N1 | |
DDR0_DQS1_n | IO | DDRSS 相補データ ストローブ 1 | M1 | |
DDR0_ODT0 | O | DDRSS チップ セレクト 0 のオン ダイ終端 | E5 | |
DDR0_ODT1 | O | DDRSS チップ セレクト 1 のオン ダイ終端 | F5 | |
DDR0_RESET0_n | O | DDRSS のリセット | D5 |