JAJSLT6G April 2021 – May 2024 AM2431 , AM2432 , AM2434
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
表 6-72、図 6-58、表 6-73、図 6-59 に、「MMC0 のタイミング要件とスイッチング特性 – ハイスピード SDR モード」を示します。
番号 | 最小値 | 最大値 | 単位 | ||
---|---|---|---|---|---|
HSSDR1 | tsu(cmdV-clkH) | セットアップ時間、MC0_CMD 有効から MMC0_CLK 立ち上がりエッジまで | 2.55 | ns | |
HSSDR2 | th(clkH-cmdV) | ホールド時間、MMC0_CLK 立ち上がりエッジから MMC0_CMD 有効の間 | 2.67 | ns | |
HSSDR3 | tsu(dV-clkH) | セットアップ時間、MMC0_DAT[7:0] 有効から MMC0_CLK 立ち上がりエッジまで | 2.55 | ns | |
HSSDR4 | th(clkH-dV) | ホールド時間、MMC0_CLK 立ち上がりエッジから MMC0_DAT[7:0] 有効の間 | 2.67 | ns |
番号 | パラメータ | 最小値 | 最大値 | 単位 | |
---|---|---|---|---|---|
fop(clk) | 動作周波数、MMC0_CLK | 50 | MHz | ||
HSSDR5 | tc(clk) | サイクル時間、MMC0_CLK | 20 | ns | |
HSSDR6 | tw(clkH) | パルス幅、MMC0_CLK high | 9.2 | ns | |
HSSDR7 | tw(clkL) | パルス幅、MMC0_CLK low | 9.2 | ns | |
HSSDR8 | td(clkL-cmdV) | 遅延時間、MMC0_CLK 立ち下がりエッジから MMC0_CMD 遷移まで | -2.3 | 2.9 | ns |
HSSDR9 | td(clkL-dV) | 遅延時間、MMC0_CLK 立ち下がりエッジから MMC0_DAT[7:0] 遷移まで | -2.3 | 2.9 | ns |