JAJSLT6G April 2021 – May 2024 AM2431 , AM2432 , AM2434
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
表 6-103、図 6-83、表 6-104、図 6-84 に、OSPI0 タップ SDR モードのタイミング要件とスイッチング特性を示します。
番号 | モード | 最小値 | 最大値 | 単位 | ||
---|---|---|---|---|---|---|
O19 | tsu(D-CLK) | セットアップ時間、OSPI0_D[7:0] 有効からアクティブ OSPI0_CLK エッジまで | ループバックなし | (15.4 - (0.975T(1)R(2))) | ns | |
O20 | th(CLK-D) | ホールド時間、アクティブ OSPI0_CLK エッジから OSPI0_D[7:0] 有効の間 | ループバックなし | (- 4.3 + (0.975T(1)R(2))) | ns |
番号 | パラメータ | モード | 最小値 | 最大値 | 単位 | |
---|---|---|---|---|---|---|
O7 | tc(CLK) | サイクル時間、OSPI0_CLK | 20 | ns | ||
O8 | tw(CLKL) | パルス幅、OSPI0_CLK low | ((0.475P(1)) - 0.3) | ns | ||
O9 | tw(CLKH) | パルス幅、OSPI0_CLK high | ((0.475P(1)) - 0.3) | ns | ||
O10 | td(CSn-CLK) | 遅延時間、OSPI0_CSn[3:0] アクティブ エッジから OSPI0_CLK 立ち上がりエッジまで | ((0.475P(1)) + (0.975M(2)R(4)) - 1) | ((0.525P(1)) + (1.025M(2)R(4)) + 1) | ns | |
O11 | td(CLK-CSn) | 遅延時間、OSPI0_CLK 立ち上がりエッジから OSPI0_CSn[3:0] 非アクティブ エッジまで | ((0.475P(1)) + (0.975N(3)R(4)) - 1) | ((0.525P(1)) + (1.025N(3)R(4)) + 1) | ns | |
O12 | td(CLK-D) | 遅延時間、OSPI0_CLK アクティブ エッジから OSPI0_D[7:0] 遷移まで | - 4.25 | 7.25 | ns |