JAJSLT6G April 2021 – May 2024 AM2431 , AM2432 , AM2434
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
表 6-88、図 6-72 に、「MMC1 のスイッチング特性 – UHS-I DDR50 モード」を示します。
番号 | パラメータ | 最小値 | 最大値 | 単位 | |
---|---|---|---|---|---|
fop(clk) | 動作周波数、MMC1_CLK | 50 | MHz | ||
DDR505 | tc(clk) | サイクル時間、MMC1_CLK | 20 | ns | |
DDR506 | tw(clkH) | パルス幅、MMC1_CLK high | 9.2 | ns | |
DDR507 | tw(clkL) | パルス幅、MMC1_CLK low | 9.2 | ns | |
DDR508 | td(clk-cmdV) | 遅延時間、MMC1_CLK 立ち上がりエッジから MMC1_CMD 遷移まで | 1.2 | 6.35 | ns |
DDR509 | td(clk-dV) | 遅延時間、MMC1_CLK 遷移から MMC1_DAT[3:0] 遷移まで | 1.2 | 6.35 | ns |