JAJSOO8B June 2022 – June 2023 AM620-Q1 , AM623 , AM625 , AM625-Q1
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
このセクションの表と図では、クロック信号のタイミング条件、タイミング要件、スイッチング特性を定義します。
パラメータ | 最小値 | 最大値 | 単位 | ||
---|---|---|---|---|---|
入力条件 | |||||
SRI | 入力スルーレート | 0.5 | V/ns | ||
出力条件 | |||||
CL | 出力負荷容量 | 5ns ≦ tc < 8ns | 5 | pF | |
8ns ≦ tc < 20ns | 10 | pF | |||
20ns ≦ tc | 30 | pF |
番号 | 最小値 | 最大値 | 単位 | ||
---|---|---|---|---|---|
CLK1 | tc(EXT_REFCLK1) | 最小サイクル時間、EXT_REFCLK1 | 10 | ns | |
CLK2 | tw(EXT_REFCLK1H) | パルス幅、EXT_REFCLK1 High | E*0.45(1) | E*0.55(1) | ns |
CLK3 | tw(EXT_REFCLK1L) | パルス幅、EXT_REFCLK1 Low | E*0.45(1) | E*0.55(1) | ns |
CLK1 | tc(MCU_EXT_REFCLK0) | 最小サイクル時間、MCU_EXT_REFCLK0 | 10 | ns | |
CLK2 | tw(MCU_EXT_REFCLK0H) | パルス幅、MCU_EXT_REFCLK0 High | F*0.45(2) | F*0.55(2) | ns |
CLK3 | tw(MCU_EXT_REFCLK0L) | パルス幅、MCU_EXT_REFCLK0 Low | F*0.45(2) | F*0.55(2) | ns |
CLK1 | tc(AUDIO_EXT_REFCLK0) | 最小サイクル時間、AUDIO_EXT_REFCLK0 | 20 | ns | |
CLK2 | tw(AUDIO_EXT_REFCLK0H) | パルス幅、AUDIO_EXT_REFCLK0 High | G*0.45(3) | G*0.55(3) | ns |
CLK3 | tw(AUDIO_EXT_REFCLK0L) | パルス幅、AUDIO_EXT_REFCLK0 Low | G*0.45(3) | G*0.55(3) | ns |
CLK1 | tc(AUDIO_EXT_REFCLK1) | 最小サイクル時間、AUDIO_EXT_REFCLK1 | 20 | ns | |
CLK2 | tw(AUDIO_EXT_REFCLK1H) | パルス幅、AUDIO_EXT_REFCLK1 High | H*0.45(4) | H*0.55(4) | ns |
CLK3 | tw(AUDIO_EXT_REFCLK1L) | パルス幅、AUDIO_EXT_REFCLK1 Low | H*0.45(4) | H*0.55(4) | ns |
番号 | パラメータ | 最小値 | 最大値 | 単位 | |
---|---|---|---|---|---|
CLK4 | tc(SYSCLKOUT0) | 最小サイクル時間、SYSCLKOUT0 | 8 | ns | |
CLK5 | tw(SYSCLKOUT0H) | パルス幅、SYSCLKOUT0 High | A*0.4(1) | A*0.6(1) | ns |
CLK6 | tw(SYSCLKOUT0L) | パルス幅、SYSCLKOUT0 Low | A*0.4(1) | A*0.6(1) | ns |
CLK4 | tc(OBSCLK0) | 最小サイクル時間、OBSCLK0 | 5 | ns | |
CLK5 | tw(OBSCLK0H) | パルス幅、OBSCLK0 High | B*0.45(2) | B*0.55(2) | ns |
CLK6 | tw(OBSCLK0L) | パルス幅、OBSCLK0 Low | B*0.45(2) | B*0.55(2) | ns |
CLK4 | tc(CLKOUT0) | 最小サイクル時間、CLKOUT0 | 20 | ns | |
CLK5 | tw(CLKOUT0H) | パルス幅、CLKOUT0 High | C*0.4(3) | C*0.6(3) | ns |
CLK6 | tw(CLKOUT0L) | パルス幅、CLKOUT0 Low | C*0.4(3) | C*0.6(3) | ns |
CLK4 | tc(MCU_SYSCLKOUT0) | 最小サイクル時間、MCU_SYSCLKOUT0 | 10 | ns | |
CLK5 | tw(MCU_SYSCLKOUT0H) | パルス幅、MCU_SYSCLKOUT0 High | E*0.4(4) | E*0.6(4) | ns |
CLK6 | tw(MCU_SYSCLKOUT0L) | パルス幅、MCU_SYSCLKOUT0 Low | E*0.4(4) | E*0.6(4) | ns |
CLK4 | tc(MCU_OBSCLK0) | 最小サイクル時間、MCU_OBSCLK0 | 5 | ns | |
CLK5 | tw(MCU_OBSCLK0H) | パルス幅、MCU_OBSCLK0 High | D*0.45(5) | D*0.55(5) | ns |
CLK6 | tw(MCU_OBSCLK0L) | パルス幅、MCU_OBSCLK0 Low | D*0.45(5) | D*0.55(5) | ns |
CLK4 | tc(WKUP_CLKOUT0) | 最小サイクル時間、WKUP_CLKOUT0 | 5 | ns | |
CLK5 | tw(WKUP_CLKOUT0H) | パルス幅、WKUP_CLKOUT0 High | W*0.4(6) | W*0.6(6) | ns |
CLK6 | tw(WKUP_CLKOUT0L) | パルス幅、WKUP_CLKOUT0 Low | W*0.4(6) | W*0.6(6) | ns |
CLK4 | tc(AUDIO_EXT_REFCLK0 ) | 最小サイクル時間、AUDIO_EXT_REFCLK0 (McASP クロック ソース) |
20 | ns | |
最小サイクル時間、AUDIO_EXT_REFCLK0 (PLL クロック ソース) |
10 | ns | |||
CLK5 | tw(AUDIO_EXT_REFCLK0 H) | パルス幅、AUDIO_EXT_REFCLK0 High | G*0.4(7) | G*0.6(7) | ns |
CLK6 | tw(AUDIO_EXT_REFCLK0 L) | パルス幅、AUDIO_EXT_REFCLK0 Low | G*0.4(7) | G*0.6(7) | ns |
CLK4 | tc(AUDIO_EXT_REFCLK1 ) | 最小サイクル時間、AUDIO_EXT_REFCLK1 (McASP クロック ソース) |
20 | ns | |
最小サイクル時間、AUDIO_EXT_REFCLK1 (PLL クロック ソース) |
10 | ns | |||
CLK5 | tw(AUDIO_EXT_REFCLK1 H) | パルス幅、AUDIO_EXT_REFCLK1 High | J*0.4(8) | J*0.6(8) | ns |
CLK6 | tw(AUDIO_EXT_REFCLK1 L) | パルス幅、AUDIO_EXT_REFCLK1 Low | J*0.4(8) | J*0.6(8) | ns |