JAJSOO8B June 2022 – June 2023 AM620-Q1 , AM623 , AM625 , AM625-Q1
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
信号名 [1] | ピンの種類 [2] | 説明 [3] | ALW ピン [4] | AMC ピン [4] |
---|---|---|---|---|
DDR0_ACT_n | O | DDRSS アクティブ化コマンド | N6 | M1 |
DDR0_ALERT_n | IO | DDRSS アラート | R3 | N1 |
DDR0_CAS_n | O | DDRSS 列アドレス ストローブ | M4 | J3 |
DDR0_PAR | O | DDRSS コマンドおよびアドレスのパリティ | T1 | M2 |
DDR0_RAS_n | O | DDRSS 行アドレス ストローブ | M5 | K5 |
DDR0_WE_n | O | DDRSS 書き込みイネーブル | N3 | J2 |
DDR0_A0 | O | DDRSS アドレス バス | J1 | F5 |
DDR0_A1 | O | DDRSS アドレス バス | J2 | G5 |
DDR0_A2 | O | DDRSS アドレス バス | K3 | G4 |
DDR0_A3 | O | DDRSS アドレス バス | L5 | H4 |
DDR0_A4 | O | DDRSS アドレス バス | K4 | J5 |
DDR0_A5 | O | DDRSS アドレス バス | K1 | H5 |
DDR0_A6 | O | DDRSS アドレス バス | R2 | P4 |
DDR0_A7 | O | DDRSS アドレス バス | P2 | N2 |
DDR0_A8 | O | DDRSS アドレス バス | P1 | P2 |
DDR0_A9 | O | DDRSS アドレス バス | P4 | N4 |
DDR0_A10 | O | DDRSS アドレス バス | R5 | N3 |
DDR0_A11 | O | DDRSS アドレス バス | P5 | M3 |
DDR0_A12 | O | DDRSS アドレス バス | R6 | P5 |
DDR0_A13 | O | DDRSS アドレス バス | R1 | N5 |
DDR0_BA0 | O | DDRSS バンク アドレス | M1 | L5 |
DDR0_BA1 | O | DDRSS バンク アドレス | N1 | L3 |
DDR0_BG0 | O | DDRSS バンク グループ | T4 | L4 |
DDR0_BG1 | O | DDRSS バンク グループ | N2 | L2 |
DDR0_CAL0 (1) | A | IO パッドの較正抵抗 | M2 | K4 |
DDR0_CK0 | O | DDRSS クロック | L1 | J1 |
DDR0_CK0_n | O | DDRSS 負のクロック | L2 | K1 |
DDR0_CKE0 | O | DDRSS クロック イネーブル | H2 | G3 |
DDR0_CKE1 | O | DDRSS クロック イネーブル | J4 | H2 |
DDR0_CS0_n | O | DDRSS チップ セレクト | L6 | H3 |
DDR0_CS1_n | O | DDRSS チップ セレクト | K2 | G1 |
DDR0_DM0 | IO | DDRSS データ マスク | H5 | E3 |
DDR0_DM1 | IO | DDRSS データ マスク | W5 | R4 |
DDR0_DQ0 | IO | DDRSS データ | F4 | C2 |
DDR0_DQ1 | IO | DDRSS データ | G5 | E4 |
DDR0_DQ2 | IO | DDRSS データ | F3 | D3 |
DDR0_DQ3 | IO | DDRSS データ | H6 | E5 |
DDR0_DQ4 | IO | DDRSS データ | E3 | D2 |
DDR0_DQ5 | IO | DDRSS データ | G2 | F3 |
DDR0_DQ6 | IO | DDRSS データ | F2 | F1 |
DDR0_DQ7 | IO | DDRSS データ | F1 | F2 |
DDR0_DQ8 | IO | DDRSS データ | U1 | R3 |
DDR0_DQ9 | IO | DDRSS データ | U3 | R2 |
DDR0_DQ10 | IO | DDRSS データ | U2 | T2 |
DDR0_DQ11 | IO | DDRSS データ | V5 | U2 |
DDR0_DQ12 | IO | DDRSS データ | W2 | U3 |
DDR0_DQ13 | IO | DDRSS データ | V6 | U4 |
DDR0_DQ14 | IO | DDRSS データ | Y1 | T4 |
DDR0_DQ15 | IO | DDRSS データ | W1 | T5 |
DDR0_DQS0 | IO | DDRSS データ ストローブ | E1 | D1 |
DDR0_DQS0_n | IO | DDRSS 相補データ ストローブ | E2 | E1 |
DDR0_DQS1 | IO | DDRSS データ ストローブ | V1 | T1 |
DDR0_DQS1_n | IO | DDRSS 相補データ ストローブ | V2 | R1 |
DDR0_ODT0 | O | DDRSS チップ セレクト 0 のオン ダイ終端 | H1 | J4 |
DDR0_ODT1 | O | DDRSS チップ セレクト 1 のオン ダイ終端 | J3 | K2 |
DDR0_RESET0_n | O | DDRSS のリセット | G1 | G2 |