JAJSOO8B June 2022 – June 2023 AM620-Q1 , AM623 , AM625 , AM625-Q1
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
表 7-63 および 表 7-64 に、GPMC および NOR フラッシュ (同期モード) のタイミング要件とスイッチング特性を示します。
番号 | パラメータ | 説明 | モード(4) | 最小値 | 最大値 | 最小値 | 最大値 | 単位 |
---|---|---|---|---|---|---|---|---|
GPMC_FCLK = 100MHz(1) | GPMC_FCLK = 133MHz(1) | |||||||
F12 | tsu(dV-clkH) | セットアップ時間、入力データ GPMC_AD[15:0] 有効から出力クロック GPMC_CLK high まで | div_by_1_mode; GPMC_FCLK_MUX; TIMEPARAGRANULARITY_X1 |
1.61 | 0.92 | ns | ||
not_div_by_1_mode、 GPMC_FCLK_MUX、 TIMEPARAGRANULARITY_X1 |
0.86 | 3.41 | ns | |||||
F13 | th(clkH-dV) | ホールド時間、出力クロック GPMC_CLK high から入力データ GPMC_AD[15:0] 有効の間 | div_by_1_mode、 GPMC_FCLK_MUX、 TIMEPARAGRANULARITY_X1 |
2.09 | 2.09 | ns | ||
not_div_by_1_mode、 GPMC_FCLK_MUX、 TIMEPARAGRANULARITY_X1 |
2.09 | 2.09 | ns | |||||
F21 | tsu(waitV-clkH) | セットアップ時間、入力待機 GPMC_WAIT[j] (2)(3) 有効から出力クロック GPMC_CLK high まで | div_by_1_mode; GPMC_FCLK_MUX; TIMEPARAGRANULARITY_X1 |
1.61 | 0.92 | ns | ||
not_div_by_1_mode、 GPMC_FCLK_MUX、 TIMEPARAGRANULARITY_X1 |
0.86 | 3.41 | ns | |||||
F22 | th(clkH-waitV) | ホールド時間、出力クロック GPMC_CLK high から入力待機 GPMC_WAIT[j](2)(3) 有効の間 | div_by_1_mode、 GPMC_FCLK_MUX、 TIMEPARAGRANULARITY_X1 |
2.09 | 2.09 | ns | ||
not_div_by_1_mode、 GPMC_FCLK_MUX、 TIMEPARAGRANULARITY_X1 |
2.09 | 2.09 | ns |
番号 (2) | パラメータ | 説明 | モード(16) | 最小値 | 最大値 | 最小値 | 最大値 | 単位 |
---|---|---|---|---|---|---|---|---|
100 MHz | 133 MHz | |||||||
F0 | 1 / tc(clk) | 周期、出力クロック GPMC_CLK(15) | div_by_1_mode; GPMC_FCLK_MUX; TIMEPARAGRANULARITY_X1 |
10.00 | 7.52 | ns | ||
F1 | tw(clkH) | 標準パルス幅、出力クロック GPMC_CLK high | div_by_1_mode; GPMC_FCLK_MUX; TIMEPARAGRANULARITY_X1 |
0.475P - 0.3(14) | 0.475P - 0.3(14) | ns | ||
F1 | tw(clkL) | 標準パルス幅、出力クロック GPMC_CLK low | div_by_1_mode; GPMC_FCLK_MUX; TIMEPARAGRANULARITY_X1 |
0.475P - 0.3(14) | 0.475P - 0.3(14) | ns | ||
F2 | td(clkH-csnV) | 遅延時間、出力クロック GPMC_CLK 立ち上がりエッジから出力チップ セレクト GPMC_CSn[i] 遷移まで(13) | div_by_1_mode; GPMC_FCLK_MUX; TIMEPARAGRANULARITY_X1; extra_delay なし |
F - 2.2 (5) | F + 3.75 | F - 2.2 (5) | F + 3.75 | ns |
F3 | td(clkH-CSn[i]V) | 遅延時間、出力クロック GPMC_CLK 立ち上がりエッジから出力チップ セレクト GPMC_CSn[i] 無効まで(13) | div_by_1_mode; GPMC_FCLK_MUX; TIMEPARAGRANULARITY_X1; extra_delay なし |
E - 2.2 (4) | E + 3.18 | E - 2.2 (4) | E + 4.5 | ns |
F4 | td(aV-clk) | 遅延時間、出力アドレス GPMC_A[27:1] 有効から出力クロック GPMC_CLK の最初のエッジまで | div_by_1_mode; GPMC_FCLK_MUX; TIMEPARAGRANULARITY_X1 |
B - 2.3 (2) | B + 4.5 | B - 2.3 (2) | B + 4.5 | ns |
F5 | td(clkH-aIV) | 遅延時間、出力クロック GPMC_CLK 立ち上がりエッジから出力アドレス GPMC_A[27:1] 無効まで | div_by_1_mode; GPMC_FCLK_MUX; TIMEPARAGRANULARITY_X1 |
-2.3 | 4.5 | -2.3 | 4.5 | ns |
F6 | td(be[x]nV-clk) | 遅延時間、出力下位バイト イネーブルおよびコマンド ラッチ イネーブル GPMC_BE0n_CLE、出力上位バイト イネーブル GPMC_BE1n 有効から出力クロック GPMC_CLK の最初のエッジまで | div_by_1_mode; GPMC_FCLK_MUX; TIMEPARAGRANULARITY_X1 |
B - 2.3 (2) | B + 1.9 | B - 2.3 (2) | B + 1.9 | ns |
F7 | td(clkH-be[x]nIV) | 遅延時間、出力クロック GPMC_CLK 立ち上がりエッジから出力下位バイトのイネーブルおよびコマンド ラッチのイネーブル GPMC_BE0n_CLE、出力上位バイトのイネーブル GPMC_BE1n 無効まで(10) | div_by_1_mode; GPMC_FCLK_MUX; TIMEPARAGRANULARITY_X1 |
D - 2.3(3) | D + 1.9 | D - 2.3 (3) | D + 1.9 | ns |
F7 | td(clkL-be[x]nIV) | 遅延時間、GPMC_CLK 立下りエッジから GPMC_BE0n_CLE、GPMC_BE1n 無効まで(11) | div_by_1_mode; GPMC_FCLK_MUX; TIMEPARAGRANULARITY_X1 |
D - 2.3 (3) | D + 1.9 | D - 2.3 (3) | D + 1.9 | ns |
F7 | td(clkL-be[x]nIV). | 遅延時間、GPMC_CLK 立下りエッジから GPMC_BE0n_CLE、GPMC_BE1n 無効まで(12) | div_by_1_mode; GPMC_FCLK_MUX; TIMEPARAGRANULARITY_X1 |
D - 2.3 (3) | D + 1.9 | D - 2.3 (3) | D + 1.9 | ns |
F8 | td(clkH-advn) | 遅延時間、出力クロック GPMC_CLK 立ち上がりエッジから出力アドレス有効およびアドレス ラッチ イネーブル GPMC_ADVn_ALE 遷移まで | div_by_1_mode; GPMC_FCLK_MUX; TIMEPARAGRANULARITY_X1; extra_delay なし |
G - 2.3(6) | G + 4.5 | G - 2.3 (6) | G + 4.5 | ns |
F9 | td(clkH-advnIV) | 遅延時間、出力クロック GPMC_CLK 立ち上がりエッジから出力アドレス有効およびアドレス ラッチ イネーブル GPMC_ADVn_ALE 無効まで | div_by_1_mode; GPMC_FCLK_MUX; TIMEPARAGRANULARITY_X1; extra_delay なし |
D - 2.3 (3) | D + 4.5 | D - 2.3 (3) | D + 4.5 | ns |
F10 | td(clkH-oen) | 遅延時間、出力クロック GPMC_CLK 立ち上がりエッジから出力イネーブル GPMC_OEn_REn 遷移まで | div_by_1_mode; GPMC_FCLK_MUX; TIMEPARAGRANULARITY_X1; extra_delay なし |
H - 2.3 (7) | H + 3.5 | H - 2.3 (7) | H + 3.5 | ns |
F11 | td(clkH-oenIV) | 遅延時間、出力クロック GPMC_CLK 立ち上がりエッジから出力イネーブル GPMC_OEn_REn 無効まで | div_by_1_mode; GPMC_FCLK_MUX; TIMEPARAGRANULARITY_X1; extra_delay なし |
H - 2.3 (7) | H + 3.5 | H - 2.3 (7) | H + 3.5 | ns |
F14 | td(clkH-wen) | 遅延時間、出力クロック GPMC_CLK 立ち上がりエッジから出力書き込みイネーブル GPMC_WEn 遷移まで | div_by_1_mode; GPMC_FCLK_MUX; TIMEPARAGRANULARITY_X1; extra_delay なし |
I - 2.3 (8) | I + 4.5 | I - 2.3 (8) | I + 4.5 | ns |
F15 | td(clkH-do) | 遅延時間、出力クロック GPMC_CLK 立ち上がりエッジから出力データ GPMC_AD[15:0] 遷移まで(10) | div_by_1_mode; GPMC_FCLK_MUX; TIMEPARAGRANULARITY_X1 |
J - 2.3 (9) | J + 2.7 | J - 2.3 (9) | J + 2.7 | ns |
F15 | td(clkL-do) | 遅延時間、GPMC_CLK 立ち下がりエッジから GPMC_AD[15:0] データ バス遷移まで(11) | div_by_1_mode; GPMC_FCLK_MUX; TIMEPARAGRANULARITY_X1 |
J - 2.3 (9) | J + 2.7 | J - 2.3 (9) | J + 2.7 | ns |
F15 | td(clkL-do). | 遅延時間、GPMC_CLK 立ち下がりエッジから GPMC_AD[15:0] データ バス遷移まで(12) | div_by_1_mode; GPMC_FCLK_MUX; TIMEPARAGRANULARITY_X1 |
J - 2.3 (9) | J + 2.7 | J - 2.3 (9) | J + 2.7 | ns |
F17 | td(clkH-be[x]n) | 遅延時間、出力クロック GPMC_CLK 立ち上がりエッジから出力下位バイト イネーブルおよびコマンド ラッチ イネーブル GPMC_BE0n_CLE 遷移まで(10) | div_by_1_mode; GPMC_FCLK_MUX; TIMEPARAGRANULARITY_X1 |
J - 2.3 (9) | J + 1.9 | J - 2.3 (9) | J + 1.9 | ns |
F17 | td(clkL-be[x]n) | 遅延時間、GPMC_CLK 立ち下がりエッジから GPMC_BE0n_CLE、GPMC_BE1n 遷移まで(11) | div_by_1_mode; GPMC_FCLK_MUX; TIMEPARAGRANULARITY_X1 |
J - 2.3 (9) | J + 1.9 | J - 2.3 (9) | J + 1.9 | ns |
F17 | td(clkL-be[x]n). | 遅延時間、GPMC_CLK 立ち下がりエッジから GPMC_BE0n_CLE、GPMC_BE1n 遷移まで(12) | div_by_1_mode; GPMC_FCLK_MUX; TIMEPARAGRANULARITY_X1 |
J - 2.3 (9) | J + 1.9 | J - 2.3 (9) | J + 1.9 | ns |
F18 | tw(csnV) | パルス幅、出力チップ セレクト GPMC_CSn[i](13) low | 読み出し | A | A | ns | ||
書き込み | A | A | ns | |||||
F19 | tw(be[x]nV) | パルス幅、出力下位バイト イネーブルおよびコマンド ラッチ イネーブル GPMC_BE0n_CLE、出力上位バイト イネーブル GPMC_BE1n Low | 読み出し | C | C | ns | ||
書き込み | C | C | ns | |||||
F20 | tw(advnV) | パルス幅、出力アドレス有効およびアドレス ラッチイネーブル GPMC_ADVn_ALE low | 読み出し | K | K | ns | ||
書き込み | K | K | ns |