JAJSOO8B June 2022 – June 2023 AM620-Q1 , AM623 , AM625 , AM625-Q1
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
表 7-105、図 7-78、表 7-106、図 7-79 に、UHS-I SDR25 モードでの MMC0 のタイミング要件とスイッチング特性を示します。
番号 | 最小値 | 最大値 | 単位 | ||
---|---|---|---|---|---|
SDR251 | tsu(cmdV-clkH) | セットアップ時間、MC0_CMD 有効から MMC0_CLK 立ち上がりエッジまで | 2.15 | ns | |
SDR252 | th(clkH-cmdV) | ホールド時間、MMC0_CLK 立ち上がりエッジから MMC0_CMD 有効の間 | 1.27 | ns | |
SDR253 | tsu(dV-clkH) | セットアップ時間、MMC0_DAT[3:0] 有効から MMC0_CLK 立ち上がりエッジまで | 2.15 | ns | |
SDR254 | th(clkH-dV) | ホールド時間、MMC0_CLK 立ち上がりエッジから MMC0_DAT[3:0] 有効の間 | 1.27 | ns |
番号 | パラメータ | 最小値 | 最大値 | 単位 | |
---|---|---|---|---|---|
fop(clk) | 動作周波数、MMC0_CLK | 50 | MHz | ||
SDR255 | tc(clk) | サイクル時間、MMC0_CLK | 20 | ns | |
SDR256 | tw(clkH) | パルス幅、MMC0_CLK high | 9.2 | ns | |
SDR257 | tw(clkL) | パルス幅、MMC0_CLK low | 9.2 | ns | |
SDR258 | td(clkL-cmdV) | 遅延時間、MMC0_CLK 立ち上がりエッジから MMC0_CMD 遷移まで | 2.4 | 8.1 | ns |
SDR259 | td(clkL-dV) | 遅延時間、MMC0_CLK 立ち上がりエッジから MMC0_DAT[3:0] 遷移まで | 2.4 | 8.1 | ns |