JAJSQ12B February 2023 – December 2024 AM68 , AM68A
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
表 4-1 に、SoC の機能を示します。
特長(7) | 参照名 | AM68A9 | AM68A7 | AM685 | AM683 |
---|---|---|---|---|---|
プロセッサおよびアクセラレータ | |||||
速度グレード | T | T、H | T | T | |
Arm Cortex-A72 マイクロプロセッサ サブシステム | Arm A72 | デュアル コア | |||
ARM Cortex-R5F | Arm R5F デバイス管理 |
デュアル コア (10) | |||
Arm R5F 汎用コンピューティング |
デュアル コア (10) | ||||
セキュリティ管理サブシステム | SMS | あり | |||
セキュリティ アクセラレータ | SA | あり | |||
ディープ ラーニング アクセラレータ (8 TOPS) | C7x DSP | あり(11) | なし | ||
C7x DSP + MMA | あり(11) | なし | |||
グラフィックス アクセラレータ IMG BXS-4-64 | GPU | あり | なし | あり | なし |
深度およびモーション処理アクセラレータ | DMPAC | なし | |||
ビジョン処理アクセラレータ | VPAC | あり | なし | ||
ビデオ エンコーダ / デコーダ | VENC/VDEC | エンコード / デコード | なし | ||
安全およびセキュリティ | |||||
安全を対象 | 安全 | なし (1) | |||
デバイスのセキュリティ | セキュリティ | オプション (2) | |||
AEC-Q100 認定済み | Q1 | オプション (3) | |||
プログラムおよびデータ ストレージ | |||||
MAIN ドメインのオンチップ共有メモリ (RAM) | OCSRAM | 512KB SRAM | |||
MCU ドメインのオンチップ共有メモリ (RAM) | MCU_MSRAM | 1MB SRAM | |||
マルチコア共有メモリ コントローラ | MSMC | 4MB (ECC 付きのオンチップ SRAM) | |||
LPDDR4 DDR サブシステム | DDRSS0(4) | 最大 8GB (32 ビット データ)、インライン ECC 付き | |||
DDRSS1(4) | 最大 8GB (32 ビット データ)、インライン ECC 付き | ||||
SECDED | あり | ||||
汎用メモリ コントローラ | GPMC | 最大 1GB、ECC 付き | |||
ペリフェラル | |||||
ディスプレイ サブシステム | DSS | あり | |||
DSI 4L TX | 2 | ||||
eDP 4L | 1 | ||||
DPI | 1 | ||||
モジュール式コントローラ エリア ネットワーク インターフェイス、CAN-FD フル サポート | MCAN | 20 | |||
汎用I/O | GPIO | 155 | |||
集積回路間インターフェイス | I2C | 10 | |||
改良版集積回路間インターフェイス | I3C | 1 | |||
A/D コンバータ | ADC | 2 | |||
キャプチャ サブシステム、カメラ シリアル インターフェイス (CSI2) 付き | CSI2.0 4L RX | 2 | |||
CSI2.0 4L TX | 2 | ||||
マルチチャネル シリアル ペリフェラル インターフェイス | MCSPI | 11 | |||
マルチチャネル オーディオ シリアル ポート | MCASP0 | 16 個のシリアライザ | |||
MCASP1 | 5 個のシリアライザ | ||||
MCASP2 | 5 個のシリアライザ | ||||
MCASP3 | 3 個のシリアライザ | ||||
MCASP4 | 5 個のシリアライザ | ||||
マルチメディア カード / セキュア デジタル インターフェイス | MMCSD0 | eMMC (8 ビット) | |||
MMCSD1 | SD/SDIO (4 ビット) | ||||
ユニバーサル フラッシュ ストレージ | UFS 2L | なし | |||
フラッシュ サブシステム (FSS) | OSPI0 | 8 ビット (6) | |||
OSPI1(8) | 4 ビット | ||||
HyperBus | あり(6) | ||||
PHY 内蔵 PCI Express ポート × 4 | PCIE0 | 最大 4 レーン(5) | |||
Hyperlink | HYP | なし (9) | |||
ギガビット イーサネット インターフェイス | MCU | 1x RGMII または RMII | |||
メイン | 1x RGMII または RMII | ||||
汎用タイマー | TIMER | 30 | |||
改良型高分解能パルス幅変調器モジュール | eHRPWM | 6 | |||
拡張キャプチャ モジュール | eCAP | 3 | |||
拡張直交エンコーダ パルス モジュール | eQEP | 3 | |||
汎用非同期レシーバ / トランスミッタ | UART | 12 | |||
ユニバーサル シリアル バス (USB3.1) SuperSpeed デュアル ロール デバイス (DRD) ポート、SS PHY 付き | USB0 | あり(5) |