JAJSQ12B February 2023 – December 2024 AM68 , AM68A
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
番号 | パラメータ | 説明 | モード | 最小値 | 最大値 | 単位 |
---|---|---|---|---|---|---|
O7 | tc(CLK) | サイクル時間、CLK | 1.8 V | 7 | ns | |
3.3 V | 7.5 | ns | ||||
O8 | tw(CLKL) | パルス幅、CLK low | ((0.475P(1)) - 0.3) | ns | ||
O9 | パルス幅、CLK high | ((0.475P(1)) - 0.3) | ns | |||
O10 | ttd(CSn-CLK) | 遅延時間、CSn アクティブ エッジから CLK 立ち上がりエッジまで | 1.8 V | ((0.475P(1)) + (0.975M(2)R(4)) + (0.028TD(5)) - 1) | ((0.525P(1)) + (1.025M(2)R(4)) + (0.055TD(5)) + 1) | ns |
3.3 V | ((0.475P(1)) + (0.975M(2)R(4)) + (0.028TD(5)) - 1) | ((0.525P(1)) + (1.025M(2)R(4)) + (0.055TD(5)) + 1) | ns | |||
O11 | td(CLK-CSn) | 遅延時間、CLK 立ち上がりエッジから CSn 非アクティブ エッジまで | 1.8 V | ((0.475P(1)) + (0.975N(3)R(4)) - (0.055TD(5)) - 1) | ((0.525P(1)) + (1.025N(3)R(4)) - (0.028TD(5)) + 1) | ns |
3.3 V | ((0.475P(1)) + (0.975N(3)R(4)) - (0.055TD(5)) - 1) | ((0.525P(1)) + (1.025N(3)R(4)) - (0.028TD(5)) + 1) | ns | |||
O12 | td(CLK-D) | 遅延時間、CLK アクティブ エッジから D[i:0] 遷移まで(6) | 1.8 V | -1.16 | 1.25 | ns |
3.3 V | -1.33 | 1.51 | ns |
セクション 6.10.5.19.1.2.3、セクション 6.10.5.19.1.2.1、セクション 6.10.5.19.1.2.2、セクション 6.10.5.19.1.2.2、および 図 6-103 に、OSPI DDR および SDR モードのタイミング要件を示します。