JAJSQ12B February 2023 – December 2024 AM68 , AM68A
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
信号名 [1] | ピンの種類 [2] | 説明 [3] | ALZ ピン [4] |
---|---|---|---|
PCIE1_CLKREQn | IO | PCIE クロック要求信号 | AE25、R22 |
PCIE1_RXN0 | I | SERDES_PCIE 差動受信データ (負) | AF9 |
PCIE1_RXN1 | I | SERDES_PCIE 差動受信データ (負) | AE8 |
PCIE1_RXN2 | I | SERDES_PCIE 差動受信データ (負) | AF6 |
PCIE1_RXN3 | I | SERDES_PCIE 差動受信データ (負) | AE5 |
PCIE1_RXP0 | I | SERDES_PCIE 差動受信データ (正) | AF10 |
PCIE1_RXP1 | I | SERDES_PCIE 差動受信データ (正) | AE9 |
PCIE1_RXP2 | I | SERDES_PCIE 差動受信データ (正) | AF7 |
PCIE1_RXP3 | I | SERDES_PCIE 差動受信データ (正) | AE6 |
PCIE1_TXN0 | O | SERDES_PCIE 差動送信データ (負) | AH7 |
PCIE1_TXN1 | O | SERDES_PCIE 差動送信データ (負) | AG8 |
PCIE1_TXN2 | O | SERDES_PCIE 差動送信データ (負) | AG5 |
PCIE1_TXN3 | O | SERDES_PCIE 差動送信データ (負) | AD7 |
PCIE1_TXP0 | O | SERDES_PCIE 差動送信データ (正) | AH8 |
PCIE1_TXP1 | O | SERDES_PCIE 差動送信データ (正) | AG9 |
PCIE1_TXP2 | O | SERDES_PCIE 差動送信データ (正) | AG6 |
PCIE1_TXP3 | O | SERDES_PCIE 差動送信データ (正) | AD8 |
PCIE_REFCLK1_N_OUT | O | SERDES_PCIE 基準クロック出力負電圧 | AH10 |
PCIE_REFCLK1_P_OUT | O | SERDES_PCIE 基準クロック出力正電圧 | AH11 |