JAJSQ13C February 2023 – June 2024 AM69 , AM69A
PRODMIX
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
番号 | パラメータ | 説明 | モード | 最小値 | 最大値 | 単位 |
---|---|---|---|---|---|---|
O1 | tc(CLK) | サイクル時間、CLK | 1.8V | 19 | ns | |
3.3V | 19 | ns | ||||
O2 | tw(CLKL) | パルス幅、CLK low | 0.475*P - 0.3 (2) | ns | ||
O3 | tw(CLKH) | パルス幅、CLK high | 0.475*P - 0.3 (2) | ns | ||
O4 | td(CLK-CSn) | 遅延時間、CSn アクティブ エッジから CLK 立ち上がりエッジまで | 1.8V | 0.475 * P + 0.975 * M * R - 7 (2)(3)(5) | 0.525 * P + 1.025 * M * R + 1(2)(3)(5) | ns |
3.3V | 0.475 * P + 0.975 * M * R - 7(2)(3)(5) | 0.525 * P + 1.025 * M * R + 1(2)(3)(5) | ns | |||
O5 | td(CLK-CSn) | 遅延時間、CLK 立ち上がりエッジから CSn 非アクティブ エッジまで | 1.8V | 0.475 * P + 0.975 * N * R - 7(2)(4)(5) | 0.525 * P + 1.025 * N * R + 1 (2)(4)(5) | ns |
3.3V、OSPI0 DDR TX、 3.3V、OSPI1 DDR TX |
0.475 * P + 0.975 * N * R - 7(2)(4)(5) | 0.525 * P + 1.025 * N * R + 1 (2)(4)(5) | ns | |||
O6 | td(CLK-D) | 遅延時間、CLK アクティブ エッジから D[i:0] 遷移まで(1) | 1.8V、OSPI0 DDR TX、 1.8V、OSPI1 DDR TX |
-7.71 | -1.56 | ns |
3.3V、OSPI0 DDR TX、 3.3V、OSPI1 DDR TX |
-7.71 | -1.56 | ns |