JAJSQ13C February 2023 – June 2024 AM69 , AM69A
PRODMIX
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
PCIe インターフェイスは、『PCI Express® 基本仕様リビジョン 4.0』(2017 年 9 月 27 日) に規定された電気的パラメータに準拠しています。
このデバイスでは、表 6-2、「4-L-PHY SERDES REFCLK の電気的特性」のパラメータ VREFCLK_TERM に記載されているように、内部終端がイネーブルされた入力モードで使用する場合、SERDES REFCLK に追加の制限が課されます。 内部終端は、デフォルトでイネーブルになっており、VREFCLK_TERM で定義された制限を超えるリファレンスクロック信号を印加する前にディセーブルする必要があります。外部終端は、ソース側で常にイネーブルにする必要があります。
パラメータ | 最小値 | 代表値 | 最大値 | 単位 | |
---|---|---|---|---|---|
VREFCLK_TERM | 内部終端がイネーブルのときの基準クロック ピンのシングルエンド電圧スレッショルド | 400 | mV | ||
RTERM | 内部終端 | 40 | 50 | 62.5 | Ω |
SerDes USB インターフェイスは、『ユニバーサル シリアル バス 3.1 仕様リビジョン 1.0』(2013 年 7 月 26 日) で定義された USB3.1 SuperSpeed トランスミッタおよびレシーバの標準電気的パラメータに準拠しています。
SGMII インターフェイスの電気的特性は、IEEE802.3 Clause 70 の 1000BASE-KX に準拠しています。
SGMII 2.5G/XAUI インターフェイスの電気的特性は、IEEE802.3 Clause 47 に準拠しています。
QSGMII インターフェイスの電気的特性は、QSGMII 仕様リビジョン 1.2 に準拠しています。