JAJSQ13C February 2023 – June 2024 AM69 , AM69A
PRODMIX
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
番号 | パラメータ | 説明 | モード | 最小値 | 最大値 | 単位 |
---|---|---|---|---|---|---|
O7 | tc(CLK) | サイクル時間、CLK | 1.8V | 7 | ns | |
3.3V | 7.5 | ns | ||||
O8 | tw(CLKL) | パルス幅、CLK low | –0.3+0.475*P (2) | ns | ||
O9 | パルス幅、CLK high | –0.3+0.475*P (2) | ns | |||
O10 | ttd(CSn-CLK) | 遅延時間、CSn[3:0] アクティブ エッジから CLK 立ち上がりエッジまで | 1.8V | 0.475 * P + 0.975 * M * R - 7 (2)(3)(5) | 0.525 * P + 1.025 * M * R + 1 (2)(3)(5) | ns |
3.3V | 0.475 * P + 0.975 * M * R - 7(2)(3)(5) | 0.525 * P + 1.025 * M * R + 1 (2)(3)(5) | ns | |||
O11 | td(CLK-CSn) | 遅延時間、CLK 立ち上がりエッジから CSn 非アクティブ エッジまで | 1.8V | 0.475 * P + 0.975 * N * R - 1 (2)(4)(5) | 0.525 * P + 1.025 * N * R + 1 (2)(4)(5) | ns |
3.3V | 0.475 * P + 0.975 * N * R - 1 (2)(4)(5) | 0.525 * P + 1.025 * N * R + 1(2)(4)(5) | ns | |||
O12 | td(CLK-D) | 遅延時間、CLK アクティブ エッジから D[i:0] 遷移まで(1) | 1.8V | -1.16 | 1.25 | ns |
3.3V | -1.33 | 1.51 | ns |
セクション 6.10.5.19.1.2.3、セクション 6.10.5.19.1.2.1、セクション 6.10.5.19.1.2.2、セクション 6.10.5.19.1.2.2、および 図 6-98 に、OSPI DDR および SDR モードのタイミング要件を示します。