JAJSQ13C February 2023 – June 2024 AM69 , AM69A
PRODMIX
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
デバイスのディスプレイ サブシステム - ビデオ出力ポートの機能および追加の説明情報については、「信号の説明 」、「詳細説明」の対応するセクションを参照してください。
表 6-32 に、DPI のタイミング条件を示します。
パラメータ | 最小値 | 最大値 | 単位 | |
---|---|---|---|---|
入力条件 | ||||
SRI | 入力スルーレート | 1.44 | 26.4 | V/ns |
出力条件 | ||||
CL | 出力負荷容量 | 1.5 | 5 | pF |
PCB 接続要件 | ||||
td(Trace Mismatch Delay) | すべてのパターンにわたる伝搬遅延の不整合 | 100 | ps |
表 6-33、表 6-34、図 6-42、図 6-43 は、推奨動作条件と電気的特性条件に基づくテストを想定しています。
番号 (2) | パラメータ | 最小値 | 最大値 | 単位 | |
---|---|---|---|---|---|
D1 | tc(pclk) | サイクル時間、VOUT(x)_PCLK | 6.06 | ns | |
D2 | tw(pclkL) | パルス幅、VOUT(x)_PCLK low | 0.475×P(1) | ns | |
D3 | tw(pclkH) | パルス幅、VOUT(x)_PCLK high | 0.475×P(1) | ns | |
D4 | td(pclkV-dataV) | 遅延時間、VOUT(x)_PCLK 遷移から VOUT(x)_DATA[23:0] 遷移まで | -0.68 | 1.78 | ns |
D5 | td(pclkV-ctrlL) | 遅延時間、VOUT(x)_PCLK 遷移から制御信号VOUT(x)_VSYNC、VOUT(x)_HSYNC、VOUT(x)_DE 立ち下がりエッジ | -0.68 | 1.78 | ns |
番号 (2) | 最小値 | 最大値 | 単位 | ||
---|---|---|---|---|---|
D6 | tc(extpclkin) | サイクル時間、VOUT(x)_EXTPCLKIN | 6.06 | ns | |
D7 | tw(extpclkinL) | パルス幅、VOUT(x)_EXTPCLKIN low | 0.45×P(1) | ns | |
D8 | tw(extpclkinH) | パルス幅、VOUT(x)_EXTPCLKIN high | 0.45×P(1) | ns |
デバイスのテクニカル リファレンス マニュアルで「ペリフェラル」の章にある「ディスプレイ サブシステム (DSS) およびペリフェラル」セクションを参照してください。