JAJSQ13C February 2023 – June 2024 AM69 , AM69A
PRODMIX
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
番号 (2) | パラメータ | 説明 | モード(19) | 最小値 | 最大値 | 最小値 | 最大値 | 単位 |
---|---|---|---|---|---|---|---|---|
100 MHz(20) | 133 MHz(20) | |||||||
F0 | tc(clk) | 周期、出力クロック GPMC_CLK(18) | div_by_1_mode、 、GPMC_FCLK_MUX、 TIMEPARAGRANULARITY_X1 | 10 | 7.52 | ns | ||
F1 | tw(clkH) | 標準パルス幅、出力クロック GPMC_CLK High | div_by_1_mode、 GPMC_FCLK_MUX、 TIMEPARAGRANULARITY_X1 | 0.475*P(15)- 0.3 | 0.475*P(15)- 0.3 | ns | ||
F1 | tw(clkL) | 標準パルス幅、出力クロック GPMC_CLK Low | div_by_1_mode 、GPMC_FCLK_MUX、 TIMEPARAGRANULARITY_X1 | 0.475*P(15)- 0.3 | 0.475*P(15)- 0.3 | ns | ||
F2 | td(clkH-csnV) | 遅延時間、出力クロック GPMC_CLK 立ち上がりエッジから出力チップ セレクト GPMC_CSn[i] 遷移まで(14) | div_by_1_mode 、GPMC_FCLK_MUX、 TIMEPARAGRANULARITY_X1 extra_delay なし | F(6)- 2.2 | F+3.75 | F(6)- 2.2 | F(6)+ 3.75 | ns |
F3 | td(clkH-CSn[i]V) | 遅延時間、出力クロック GPMC_CLK 立ち上がりエッジから出力チップ セレクト GPMC_CSn[i] 無効まで(14) | div_by_1_mode 、GPMC_FCLK_MUX、 TIMEPARAGRANULARITY_X1 extra_delay なし | E(5)- 2.2 | E(5)+ 3.75 | E(5)- 2.2 | E(5)+ 3.75 | ns |
F4 | td(aV-clk) | 遅延時間、出力アドレス GPMC_A[27:1] 有効から出力クロック GPMC_CLK の最初のエッジまで | div_by_1_mode 、GPMC_FCLK_MUX、 TIMEPARAGRANULARITY_X1 | B(2)-2.3 | B(2)+4.5 | B(2)-2.3 | B(2)+4.5 | ns |
F5 | td(clkH-aIV) | 遅延時間、出力クロック GPMC_CLK 立ち上がりエッジから出力アドレス GPMC_A[27:1] 無効まで | div_by_1_mode、 GPMC_FCLK_MUX、 TIMEPARAGRANULARITY_X1 | -2.3 | 4.5 | -2.3 | 4.5 | ns |
F6 | td(be[x]nV-clk) | 遅延時間、出力下位バイト イネーブルおよびコマンド ラッチ イネーブル GPMC_BE0n_CLE、出力上位バイト イネーブル GPMC_BE1n 有効から出力クロック GPMC_CLK の最初のエッジまで | div_by_1_mode 、GPMC_FCLK_MUX、 TIMEPARAGRANULARITY_X1 | B(2)-2.3 | B(2)+1.9 | B(2)-2.3 | B(2)+1.9 | ns |
F7 | td(clkH-be[x]nIV) | 遅延時間、出力クロック GPMC_CLK 立ち上がりエッジから出力下位バイトのイネーブルおよびコマンド ラッチのイネーブル GPMC_BE0n_CLE、出力上位バイトのイネーブル GPMC_BE1n 無効まで(11) | div_by_1_mode 、GPMC_FCLK_MUX、 TIMEPARAGRANULARITY_X1 | D(4)-2.3 | D(4)+1.9 | D(4)-2.3 | D(4)+1.9 | ns |
F7 | td(clkL-be[x]nIV) | 遅延時間、GPMC_CLK 立下りエッジから GPMC_BE0n_CLE、GPMC_BE1n 無効まで(12) | div_by_1_mode 、GPMC_FCLK_MUX、 TIMEPARAGRANULARITY_X1 | D(4)-2.3 | D(4)+1.9 | D(4)-2.3 | D(4)+1.9 | ns |
F7 | td(clkL-be[x]nIV). | 遅延時間、GPMC_CLK 立下りエッジから GPMC_BE0n_CLE、GPMC_BE1n 無効まで(13) | div_by_1_mode 、GPMC_FCLK_MUX、 TIMEPARAGRANULARITY_X1 | D(4)-2.3 | D(4)+1.9 | D(4)-2.3 | D(4)+1.9 | ns |
F8 | td(clkH-advn) | 遅延時間、出力クロック GPMC_CLK 立ち上がりエッジから出力アドレス有効およびアドレス ラッチ イネーブル GPMC_ADVn_ALE 遷移まで | div_by_1_mode 、GPMC_FCLK_MUX、 TIMEPARAGRANULARITY_X1 extra_delay なし | G(7)-2.3 | G(7)+4.5 | G(7)-2.3 | G(7)+4.5 | ns |
F9 | td(clkH-advnIV) | 遅延時間、出力クロック GPMC_CLK 立ち上がりエッジから出力アドレス有効およびアドレス ラッチ イネーブル GPMC_ADVn_ALE 無効まで | div_by_1_mode、 GPMC_FCLK_MUX、 TIMEPARAGRANULARITY_X1 extra_delay なし | D(4)-2.3 | D(4)+4.5 | D(4)-2.3 | D(4)+4.5 | ns |
F10 | td(clkH-oen) | 遅延時間、出力クロック GPMC_CLK 立ち上がりエッジから出力イネーブル GPMC_OEn_REn 遷移まで | div_by_1_mode 、GPMC_FCLK_MUX、 TIMEPARAGRANULARITY_X1 extra_delay なし | H(8)-2.3 | H(8)+3.5 | H(8)-2.3 | H(8)+3.5 | ns |
F11 | td(clkH-oenIV) | 遅延時間、出力クロック GPMC_CLK 立ち上がりエッジから出力イネーブル GPMC_OEn_REn 無効まで | div_by_1_mode 、GPMC_FCLK_MUX、 TIMEPARAGRANULARITY_X1 extra_delay なし | E(8)-2.3 | E(8)+3.5 | E(8)-2.3 | E(8)+ 3.5 | ns |
F14 | td(clkH-wen) | 遅延時間、出力クロック GPMC_CLK 立ち上がりエッジから出力書き込みイネーブル GPMC_WEn 遷移まで | div_by_1_mode 、GPMC_FCLK_MUX、 TIMEPARAGRANULARITY_X1 extra_delay なし | I(9)- 2.3 | I(9)+4.5 | I(9)- 2.3 | I(9)+4.5 | ns |
F15 | td(clkH-do) | 遅延時間、出力クロック GPMC_CLK 立ち上がりエッジから出力データ GPMC_AD[15:0] 遷移まで(11) | div_by_1_mode 、GPMC_FCLK_MUX、 TIMEPARAGRANULARITY_X1 | J(10)-2.3 | J(10)+2.7 | J(10)-2.3 | J(10)+2.7 | ns |
F15 | td(clkL-do) | 遅延時間、GPMC_CLK 立ち下がりエッジから GPMC_AD[15:0] データ バス遷移まで(12) | div_by_1_mode 、GPMC_FCLK_MUX、 TIMEPARAGRANULARITY_X1 | J(10)-2.3 | J(10)+2.7 | J(10)-2.3 | J(10)+2.7 | ns |
F15 | td(clkL-do). | 遅延時間、GPMC_CLK 立ち下がりエッジから GPMC_AD[15:0] データ バス遷移まで(13) | div_by_1_mode 、GPMC_FCLK_MUX、 TIMEPARAGRANULARITY_X1 | J(10)-2.3 | J(10)+2.7 | J(10)-2.3 | J(10)+2.7 | ns |
F17 | td(clkH-be[x]n) | 遅延時間、出力クロック GPMC_CLK 立ち上がりエッジから出力下位バイト イネーブルおよびコマンド ラッチ イネーブル GPMC_BE0n_CLE 遷移まで(11) | div_by_1_mode 、GPMC_FCLK_MUX、 TIMEPARAGRANULARITY_X1 | J(10)-2.3 | J(10)+1.9 | J(10)-2.3 | J(10)+1.9 | ns |
F17 | td(clkL-be[x]n) | 遅延時間、GPMC_CLK 立ち下がりエッジから GPMC_BE0n_CLE、GPMC_BE1n 遷移まで(12) | div_by_1_mode 、GPMC_FCLK_MUX、 TIMEPARAGRANULARITY_X1 | J(10)-2.3 | J(10)+1.9 | J(10)-2.3 | J(10)+1.9 | ns |
F17 | td(clkL-be[x]n). | 遅延時間、GPMC_CLK 立ち下がりエッジから GPMC_BE0n_CLE、GPMC_BE1n 遷移まで(13) | div_by_1_mode 、GPMC_FCLK_MUX、 TIMEPARAGRANULARITY_X1 | J(10)-2.3 | J(10)+1.9 | J(10)-2.3 | J(10)+1.9 | ns |
F18 | tw(csnV) | パルス幅、出力チップ セレクト GPMC_CSn[i] low(14) | 読み出し | A(1) | A(1) | ns | ||
書き込み | A(1) | A(1) | ns | |||||
F19 | tw(be[x]nV) | パルス幅、出力下位バイト イネーブルおよびコマンド ラッチ イネーブル GPMC_BE0n_CLE、出力上位バイト イネーブル GPMC_BE1n Low | 読み出し | C(3) | C(3) | ns | ||
書き込み | C(3) | C(3) | ns | |||||
F20 | tw(advnV) | パルス幅、出力アドレス有効およびアドレス ラッチ イネーブル GPMC_ADVn_ALE Low | 読み出し | K(16) | K(16) | ns | ||
書き込み | K(16) | K(16) | ns |