JAJSPD2 march 2023 AMC23C15-Q1
PRODUCTION DATA
パラメータ | テスト条件 | 最小値 | 標準値 | 最大値 | 単位 | |
---|---|---|---|---|---|---|
オープン・ドレイン出力 | ||||||
tpH | 伝搬遅延時間、|VIN| 立ち上がり(1) | VDD2 = 3.3V、VREF = 250mV、 VOVERDRIVE = 10mV、CL = 15pF |
280 | 410 | ns | |
VDD2 = 3.3V、VREF = 2V、 VOVERDRIVE = 50mV、CL = 15pF |
240 | 370 | ||||
tpL | 伝搬遅延時間、|VIN| 立ち下がり(1) | VDD2 = 3.3V、VREF = 250mV、 VOVERDRIVE = 10mV、CL = 15pF |
280 | 410 | ns | |
VDD2 = 3.3V、VREF = 2V、 VOVERDRIVE = 50mV、CL = 15pF |
240 | 370 | ||||
tf | 出力信号の立ち下がり時間 | RPULLUP = 4.7kΩ、CL = 15pF | 2 | ns | ||
モード選択 | ||||||
tHSEL | コンパレータのヒステリシス選択のグリッチ除去時間 | Cmp0、VREF 立ち上がりまたは立ち下がり | 10 | μs | ||
tDIS13 | コンパレータのディセーブルのグリッチ除去時間 | Cmp1 および Cmp3、VREF 立ち上がり | 10 | μs | ||
tEN13 | コンパレータのイネーブルのグリッチ除去時間 | Cmp1 および Cmp3、VREF 立ち下がり | 100 | μs | ||
起動タイミング | ||||||
tLS、STA | ローサイド起動時間 | 2.7V への VDD2 のステップ、VDD1 ≧ 3.0V | 40 | µs | ||
tHS、STA | ハイサイド起動時間 | 3.0V への VDD1 のステップ、VDD2 ≧ 2.7V | 45 | µs | ||
tHS、BLK | ハイサイドのブランキング時間 | 200 | µs | |||
tHS、FLT | ハイサイド・フォルト検出遅延時間 | 100 | μs |