JAJSGR3D December 2018 – September 2024 AWR1843
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
ボール番号 [1] | ボール名 [2] | 信号名 [3] | PINCNTL アドレス [4] | モード [5] [9] | タイプ [6] | ボール リセット状態 [7] | プルアップ / ダウン タイプ [8] |
---|---|---|---|---|---|---|---|
H13 | GPIO_0 | GPIO_13 | 0xFFFFEA04 | 0 | IO | 出力ディセーブル | プルダウン |
GPIO_0 | 1 | IO | |||||
PMIC_CLKOUT | 2 | O | |||||
ADC_VALID | 9 | O | |||||
ePWM1b | 10 | O | |||||
ePWM2a | 11 | O | |||||
J13 | GPIO_1 | GPIO_16 | 0xFFFFEA08 | 0 | IO | 出力ディセーブル | プルダウン |
GPIO_1 | 1 | IO | |||||
SYNC_OUT | 2 | O | |||||
ADC_VALID | 7 | O | |||||
DMM_MUX_IN | 12 | I | |||||
SPIB_cs_n_1 | 13 | IO | |||||
SPIB_cs_n_2 | 14 | IO | |||||
ePWM1SYNCI | 15 | I | |||||
K13 | GPIO_2 | GPIO_26 | 0xFFFFEA64 | 0 | IO | 出力ディセーブル | プルダウン |
GPIO_2 | 1 | IO | |||||
OSC_CLKOUT | 2 | O | |||||
MSS_uartb_tx | 7 | O | |||||
BSS_uart_tx | 8 | O | |||||
SYNC_OUT | 9 | O | |||||
PMIC_CLKOUT | 10 | O | |||||
CHIRP_START | 11 | O | |||||
CHIRP_END | 12 | O | |||||
FRAME_START | 13 | O | |||||
R4 | GPIO_31 | TRACE_DATA_0 | 0xFFFFEA7C | 0 | O | 出力ディセーブル | プルダウン |
GPIO_31 | 1 | IO | |||||
DMM0 | 2 | I | |||||
MSS_uarta_tx | 4 | IO | |||||
P5 | GPIO_32 | TRACE_DATA_1 | 0xFFFFEA80 | 0 | O | 出力ディセーブル | プルダウン |
GPIO_32 | 1 | IO | |||||
DMM1 | 2 | I | |||||
R5 | GPIO_33 | TRACE_DATA_2 | 0xFFFFEA84 | 0 | O | 出力ディセーブル | プルダウン |
GPIO_33 | 1 | IO | |||||
DMM2 | 2 | I | |||||
P6 | GPIO_34 | TRACE_DATA_3 | 0xFFFFEA88 | 0 | O | 出力ディセーブル | プルダウン |
GPIO_34 | 1 | IO | |||||
DMM3 | 2 | I | |||||
ePWM3SYNCO | 4 | O | |||||
R7 | GPIO_35 | TRACE_DATA_4 | 0xFFFFEA8C | 0 | O | 出力ディセーブル | プルダウン |
GPIO_35 | 1 | IO | |||||
DMM4 | 2 | I | |||||
ePWM2SYNCO | 4 | O | |||||
P7 | GPIO_36 | TRACE_DATA_5 | 0xFFFFEA90 | 0 | O | 出力ディセーブル | プルダウン |
GPIO_36 | 1 | IO | |||||
DMM5 | 2 | I | |||||
MSS_uartb_tx | 5 | O | |||||
R8 | GPIO_37 | TRACE_DATA_6 | 0xFFFFEA94 | 0 | O | 出力ディセーブル | プルダウン |
GPIO_37 | 1 | IO | |||||
DMM6 | 2 | I | |||||
BSS_uart_tx | 5 | O | |||||
P8 | GPIO_38 | TRACE_DATA_7 | 0xFFFFEA98 | 0 | O | 出力ディセーブル | プルダウン |
GPIO_38 | 1 | IO | |||||
DMM7 | 2 | I | |||||
DSS_uart_tx | 5 | O | |||||
N15 | GPIO_47 | TRACE_CLK | 0xFFFFEABC | 0 | O | 出力ディセーブル | プルダウン |
GPIO_47 | 1 | IO | |||||
DMM_CLK | 2 | I | |||||
N14 | DMM_SYNC | TRACE_CTL | 0xFFFFEAC0 | 0 | O | 出力ディセーブル | プルダウン |
DMM_SYNC | 2 | I | |||||
N8 | MCU_CLKOUT | GPIO_25 | 0xFFFFEA60 | 0 | IO | 出力ディセーブル | プルダウン |
MCU_CLKOUT | 1 | O | |||||
CHIRP_START | 2 | O | |||||
CHIRP_END | 6 | O | |||||
FRAME_START | 7 | O | |||||
ePWM1a | 12 | O | |||||
N7 | nERROR_IN | nERROR_IN | 0xFFFFEA44 | 0 | I | 入力 | |
N6 | nERROR_OUT | nERROR_OUT | 0xFFFFEA4C | 0 | O | Hi-Z (オープン ドレイン) | |
P9 | PMIC_CLKOUT | SOP[2] | 0xFFFFEA68 | パワーアップ時 | I | 出力ディセーブル | プルダウン |
GPIO_27 | 0 | IO | |||||
PMIC_CLKOUT | 1 | O | |||||
CHIRP_START | 6 | O | |||||
CHIRP_END | 7 | O | |||||
FRAME_START | 8 | O | |||||
ePWM1b | 11 | O | |||||
ePWM2a | 12 | O | |||||
R13 | QSPI[0] | GPIO_8 | 0xFFFFEA2C | 0 | IO | 出力ディセーブル | プルダウン |
QSPI[0] | 1 | IO | |||||
SPIB_miso | 2 | IO | |||||
N12 | QSPI[1] | GPIO_9 | 0xFFFFEA30 | 0 | IO | 出力ディセーブル | プルダウン |
QSPI[1] | 1 | IO | |||||
SPIB_mosi | 2 | IO | |||||
SPIB_cs_n_2 | 8 | IO | |||||
R14 | QSPI[2] | GPIO_10 | 0xFFFFEA34 | 0 | IO | 出力ディセーブル | プルダウン |
QSPI[2] | 1 | I | |||||
CAN_FD_tx | 8 | O | |||||
P12 | QSPI[3] | GPIO_11 | 0xFFFFEA38 | 0 | IO | 出力ディセーブル | プルダウン |
QSPI[3] | 1 | IO | |||||
CAN_FD_rx | 8 | I | |||||
R12 | QSPI_clk | GPIO_7 | 0xFFFFEA3C | 0 | IO | 出力ディセーブル | プルダウン |
QSPI_clk | 1 | IO | |||||
SPIB_clk | 2 | O | |||||
DSS_uart_tx | 6 | O | |||||
P11 | QSPI_cs_n | GPIO_6 | 0xFFFFEA40 | 0 | IO | 出力ディセーブル | プルアップ |
QSPI_cs_n | 1 | IO | |||||
SPIB_cs_n | 2 | IO | |||||
N4 | rs232_rx | GPIO_15 | 0xFFFFEA74 | 0 | IO | 入力イネーブル | プルアップ |
rs232_rx | 1 | I | |||||
MSS_uarta_rx | 2 | I | |||||
BSS_uart_tx | 6 | IO | |||||
MSS_uartb_rx | 7 | IO | |||||
CAN_FD_rx | 8 | I | |||||
I2C_scl | 9 | IO | |||||
ePWM2a | 10 | O | |||||
ePWM2b | 11 | O | |||||
ePWM3a | 12 | O | |||||
N5 | rs232_tx | GPIO_14 | 0xFFFFEA78 | 0 | IO | 出力イネーブル | |
rs232_tx | 1 | O | |||||
MSS_uarta_tx | 5 | IO | |||||
MSS_uartb_tx | 6 | IO | |||||
BSS_uart_tx | 7 | IO | |||||
CAN_FD_tx | 10 | O | |||||
I2C_sda | 11 | IO | |||||
ePWM1a | 12 | O | |||||
ePWM1b | 13 | O | |||||
NDMM_EN | 14 | I | |||||
ePWM2a | 15 | O | |||||
E13 | SPIA_clk | GPIO_3 | 0xFFFFEA14 | 0 | IO | 出力ディセーブル | プルアップ |
SPIA_clk | 1 | IO | |||||
CAN_rx | 6 | I | |||||
DSS_uart_tx | 7 | O | |||||
E15 | SPIA_cs_n | GPIO_30 | 0xFFFFEA18 | 0 | IO | 出力ディセーブル | プルアップ |
SPIA_cs_n | 1 | IO | |||||
CAN_tx | 6 | O | |||||
E14 | SPIA_miso | GPIO_20 | 0xFFFFEA10 | 0 | IO | 出力ディセーブル | プルアップ |
SPIA_miso | 1 | IO | |||||
CAN_FD_tx | 2 | O | |||||
D13 | SPIA_mosi | GPIO_19 | 0xFFFFEA0C | 0 | IO | 出力ディセーブル | プルアップ |
SPIA_mosi | 1 | IO | |||||
CAN_FD_rx | 2 | I | |||||
DSS_uart_tx | 8 | O | |||||
F14 | SPIB_clk | GPIO_5 | 0xFFFFEA24 | 0 | IO | 出力ディセーブル | プルアップ |
SPIB_clk | 1 | IO | |||||
MSS_uarta_rx | 2 | I | |||||
MSS_uartb_tx | 6 | O | |||||
BSS_uart_tx | 7 | O | |||||
CAN_FD_rx | 8 | I | |||||
H14 | SPIB_cs_n | GPIO_4 | 0xFFFFEA28 | 0 | IO | 出力ディセーブル | プルアップ |
SPIB_cs_n | 1 | IO | |||||
MSS_uarta_tx | 2 | O | |||||
MSS_uartb_tx | 6 | O | |||||
BSS_uart_tx | 7 | IO | |||||
QSPI_clk_ext | 8 | I | |||||
CAN_FD_tx | 9 | O | |||||
G14 | SPIB_miso | GPIO_22 | 0xFFFFEA20 | 0 | IO | 出力ディセーブル | プルアップ |
SPIB_miso | 1 | IO | |||||
I2C_scl | 2 | IO | |||||
DSS_uart_tx | 6 | O | |||||
F13 | SPIB_mosi | GPIO_21 | 0xFFFFEA1C | 0 | IO | 出力ディセーブル | プルアップ |
SPIB_mosi | 1 | IO | |||||
I2C_sda | 2 | IO | |||||
P13 | SPI_HOST_INTR | GPIO_12 | 0xFFFFEA00 | 0 | IO | 出力ディセーブル | プルダウン |
SPI_HOST_INTR | 1 | O | |||||
ADC_VALID | 2 | O | |||||
SPIB_cs_n_1 | 6 | IO | |||||
P4 | SYNC_in | GPIO_28 | 0xFFFFEA6C | 0 | IO | 出力ディセーブル | プルダウン |
SYNC_IN | 1 | I | |||||
MSS_uartb_rx | 6 | IO | |||||
DMM_MUX_IN | 7 | I | |||||
SYNC_OUT | 9 | O | |||||
G13 | SYNC_OUT | SOP[1] | 0xFFFFEA70 | パワーアップ時 | I | 出力ディセーブル | プルダウン |
GPIO_29 | 0 | IO | |||||
SYNC_OUT | 1 | O | |||||
DMM_MUX_IN | 9 | I | |||||
SPIB_cs_n_1 | 10 | IO | |||||
SPIB_cs_n_2 | 11 | IO | |||||
P10 | TCK | GPIO_17 | 0xFFFFEA50 | 0 | IO | 入力イネーブル | プルダウン |
TCK | 1 | I | |||||
MSS_uartb_tx | 2 | O | |||||
CAN_FD_tx | 8 | O | |||||
R11 | TDI | GPIO_23 | 0xFFFFEA58 | 0 | IO | 入力イネーブル | プルアップ |
TDI | 1 | I | |||||
MSS_uarta_rx | 2 | I | |||||
N13 | TDO | SOP[0] | 0xFFFFEA5C | パワーアップ時 | I | 出力イネーブル | |
GPIO_24 | 0 | IO | |||||
TDO | 1 | O | |||||
MSS_uarta_tx | 2 | O | |||||
MSS_uartb_tx | 6 | O | |||||
BSS_uart_tx | 7 | O | |||||
NDMM_EN | 9 | I | |||||
N10 | TMS | GPIO_18 | 0xFFFFEA54 | 0 | IO | 入力イネーブル | プルダウン |
TMS | 1 | I | |||||
BSS_uart_tx | 2 | O | |||||
CAN_FD_rx | 6 | I | |||||
N9 | Warm_Reset | Warm_Reset | 0xFFFFEA48 | 0 | IO | Hi-Z 入力 (オープン ドレイン) |
以下は、表の列ヘッダーについて説明しています。
IO MUX レジスタは MSS メモリ マップで使用可能で、それぞれのデバイス ピンへのマッピングは以下の通りです。
デフォルトのピン / ボール名 | パッケージのボール / ピン (アドレス) | ピン多重化構成レジスタ |
---|---|---|
SPI_HOST_INTR | P13 | 0xFFFFEA00 |
GPIO_0 | H13 | 0xFFFFEA04 |
GPIO_1 | J13 | 0xFFFFEA08 |
SPIA_MOSI | D13 | 0xFFFFEA0C |
SPIA_MISO | E14 | 0xFFFFEA10 |
SPIA_CLK | E13 | 0xFFFFEA14 |
SPIA_CN_EN | E15 | 0xFFFFEA18 |
SPIB_MOSI | F13 | 0xFFFFEA1C |
SPIB_MISO | G14 | 0xFFFFEA20 |
SPIB_CLK | F14 | 0xFFFFEA24 |
SPIB_CS_N | H14 | 0xFFFFEA28 |
QSPI[0] | R13 | 0xFFFFEA2C |
QSPI[1] | N12 | 0xFFFFEA30 |
QSPI[2] | R14 | 0xFFFFEA34 |
QSPI[3] | P12 | 0xFFFFEA38 |
QSPI_CLK | R12 | 0xFFFFEA3C |
QSPI_CS_N | P11 | 0xFFFFEA40 |
NERROR_IN | N7 | 0xFFFFEA44 |
WARM_RESET | N9 | 0xFFFFEA48 |
NERROR_OUT | N6 | 0xFFFFEA4C |
TCK | P10 | 0xFFFFEA50 |
TMS | N10 | 0xFFFFEA54 |
TDI | R11 | 0xFFFFEA58 |
TDO | N13 | 0xFFFFEA5C |
MCU_CLKOUT | N8 | 0xFFFFEA60 |
GPIO_2 | K13 | 0xFFFFEA64 |
PMIC_CLKOUT | P9 | 0xFFFFEA68 |
SYNC_IN | P4 | 0xFFFFEA6C |
SYNC_OUT | G13 | 0xFFFFEA70 |
RS232_RX | N4 | 0xFFFFEA74 |
RS232_TX | N5 | 0xFFFFEA78 |
GPIO_31 | R4 | 0xFFFFEA7C |
GPIO_32 | P5 | 0xFFFFEA80 |
GPIO_33 | R5 | 0xFFFFEA84 |
GPIO_34 | P6 | 0xFFFFEA88 |
GPIO_35 | R7 | 0xFFFFEA8C |
GPIO_36 | P7 | 0xFFFFEA90 |
GPIO_37 | R8 | 0xFFFFEA94 |
GPIO_38 | P8 | 0xFFFFEA98 |
GPIO_47 | N15 | 0xFFFFEABC |
DMM_SYNC | N14 | 0xFFFFEAC0 |
レジスタのレイアウトは次の通りです。
ビット | フィールド | タイプ | リセット (パワー オン デフォルト) | 説明 |
---|---|---|---|---|
31-11 | NU | RW | 0 | 予約済み |
10 | SC | RW | 0 | IO スルー レート制御: 0 = 高いスルーレート 1 = 低いスルーレート |
9 | PUPDSEL | RW | 0 | プルアップ / プルダウン選択 0 = プルダウン 1 = プルアップ (このフィールドは、プル禁止 が 0 に設定されている場合のみ有効) |
8 | PI | RW | 0 | プル禁止 / プル ディセーブル 0 = イネーブル 1 = ディセーブル |
7 | OE_OVERRIDE | RW | 1 | 出力オーバーライド |
6 | OE_OVERRIDE_CTRL | RW | 1 | 出力オーバーライド制御: (ここで 1 が設定されている場合、この IO に関連付けられているペリフェラル ブロックハードウェア (例えば SPI チップ セレクト) によるいかなる出力操作もオーバーライドされます) |
5 | IE_OVERRIDE | RW | 0 | 入力オーバーライド |
4 | IE_OVERRIDE_CTRL | RW | 0 | 入力オーバーライド制御: (ここで 1 が設定されている場合、この IO の入力値は指定された値でオーバーライドされます) |
3-0 | FUNC_SEL | RW | 1 | ピン多重化の機能選択 (「ピン多重化シート」を参照) |