このリソースの元の言語は英語です。 翻訳は概要を便宜的に提供するもので、自動化ツール (機械翻訳) を使用していることがあり、TI では翻訳の正確性および妥当性につきましては一切保証いたしません。 実際の設計などの前には、ti.com で必ず最新の英語版をご参照くださいますようお願いいたします。
較正および自己テストを内蔵
イーサネット PHY のクロック用 25MHz クロック出力
AWR2544 は、FMCW トランシーバで構成されるシングルチップのミリ波センサです。このデバイスは 76~81GHz (EHF) 帯域で動作可能で、レーダー データ処理部品と、車内ネットワーク用の豊富な周辺機器セットを備えています。AWR2544 は、パッケージにアンテナを容易に直接接続できるようにする、追加のローンチ オン パッケージ (LOP) アンテナ機能をお客様に提供します。AWR2544 は、テキサス・インスツルメンツの低消費電力 45nm RFCMOS プロセスで製造され、小さいフォーム ファクタと最小限の部品点数で、かつてないレベルの統合を実現しています。AWR2544 は、低消費電力で自己監視機能を備えた、超高精度の車載用レーダー システム向けに設計されています。
テキサス・インスツルメンツの低消費電力 45nm RFCMOS プロセスにより、PLL、VCO、ミキサ、ベースバンド ADC を内蔵し、4 個の TX、4 個の RX を備えたシステムのモノリシック実装が可能になります。このデバイスは、レーダー フロントエンドの構成、制御、較正を行う、無線プロセッサ サブシステムも備えています。メイン サブシステム (MSS) 内には、ユーザーによるプログラムが可能な Arm Cortex-R5F プロセッサが実装されており、カスタム制御アプリケーションや車載用インターフェイス アプリケーションに使用できます。ハードウェア アクセラレータ ブロック (HWA 1.5) は、FFT、スケーリング、圧縮などの一般的なレーダー処理を負荷分担して、MSS を補完します。これにより、外部プロセッサの MIPS が軽減され、カスタム アプリケーションや高度な後処理アルゴリズムの実装のためにリソースが使えるようになります。
ハードウェア セキュリティ モジュール (HSM) もこのデバイスに用意されています (セキュア部品バリアントのみで使用可能)。HSM は、プログラム可能な Arm Cortex-M4 コアと、デバイス内でセキュアな動作ゾーンを実現するために必要なインフラで構成されます。
プログラミング モデルを変更するだけで、さまざまなセンサ (短距離、中距離、長距離) を実装でき、マルチモード センサの実装においては動的再構成にも対応します。
テキサス・インスツルメンツは AWR2544 を特にサテライト アーキテクチャ向けに設計しています。サテライト アーキテクチャは、センサ フュージョン アルゴリズムと集中型 ECU のより大きな計算能力を通じて付加価値を高めます。簡素化されたサテライト センサとソフトウェアによる差別化は、システムの複雑さを緩和し、価値を創造する新しい方法を実現するのに役立ちます。
サテライト レーダーを使用すると、自動車メーカーは無線ソフトウェア アップデートを使用してシステム性能の向上とセキュリティの強化を図ることができます。これらの性能、スケーラビリティ、簡素化といった複数の利点により、自動車業界でサテライト アーキテクチャが注目されるようになっています。
また、AWR2544 は、テキサス・インスツルメンツのハードウェアおよびソフトウェアのリファレンス デザイン、ソフトウェア ドライバ、構成例、API ガイド、ユーザー マニュアルを含む完全なプラットフォームとして提供しています。
部品番号 | パッケージ(1) | 本体サイズ (公称) | セキュリティ |
---|---|---|---|
AWR2544BGAMQQ1 | AMQ (FCCSP、248) | 12.4 mm × 12mm | 全般 |
AWR2544BGAMQRQ1 | AMQ (FCCSP、248) | 12.4 mm × 12mm | 全般 |
AWR2544BSAMQQ1 | AMQ (FCCSP、248) | 12.4 mm × 12mm | セキュアな機能 |
AWR2544BSAMQRQ1 | AMQ (FCCSP、248) | 12.4 mm × 12mm | セキュアな機能 |
For information about other devices in this family of products or related products see the links that follow.
Figure below show the pin locations for the 12.4mm x 12 mm FCCSP package. Following four figures show same pins, but split into four quadrants.
BALL NUMBER | BALL NAME (DEFAULT) | MUX SIGNAL NAME | MODE | TYPE | BALL RESET STATE | PULL UP/DOWN TYPE |
---|---|---|---|---|---|---|
U3 | MSS_MIBSPIB_CS1 | MSS_GPIO_12 | 0 | IO | OUTPUT DISABLED | PD |
MSS_MIBSPIA_HOSTIRQ | 1 | O | ||||
ADC_VALID | 2 | O | ||||
RSVD | 3 | I | ||||
RSVD | 4 | O | ||||
RSVD | 5 | O | ||||
MSS_MIBSPIB_CS1 | 6 | IO | ||||
U5 | MSS_GPIO_0 | MSS_GPIO_13 | 0 | IO | OUTPUT DISABLED | PD |
MSS_GPIO_0 | 1 | IO | ||||
PMIC_CLKOUT | 2 | O | ||||
MSS_EPWM_TZ2 | 3 | I | ||||
RSVD | 4 | O | ||||
RSVD | 5 | O | ||||
RSVD | 6 | IO | ||||
RSVD | 7 | I | ||||
RSVD | 8 | O | ||||
RSVD | 9 | O | ||||
MSS_EPWMA1 | 10 | O | ||||
MSS_EPWMB0 | 11 | O | ||||
RSVD | 12 | IO | ||||
U4 | MSS_GPIO_1 | MSS_GPIO_16 | 0 | IO | OUTPUT DISABLED | PD |
MSS_GPIO_1 | 1 | IO | ||||
SYNC_OUT | 2 | O | ||||
MSS_EPWM_TZ1 | 3 | I | ||||
RSVD | 4 | O | ||||
RSVD | 5 | O | ||||
RSVD | 6 | IO | ||||
BSS_UARTA_TX | 7 | O | ||||
READY_INT | 8 | O | ||||
LVDS_VALID | 9 | O | ||||
RSVD | 10 | O | ||||
RSVD | 11 | O | ||||
RSVD | 12 | IO | ||||
MSS_MIBSPIB_CS1 | 13 | IO | ||||
RSVD | 14 | IO | ||||
MSS_EPWMA_SYNCI | 15 | I | ||||
T3 | MSS_MIBSPIB_SDO | MSS_GPIO_21 | 0 | IO | OUTPUT DISABLED | PU |
MSS_MIBSPIB_SDO | 1 | IO | ||||
MSS_I2CA_SDA | 2 | IO | ||||
MSS_EPWMA0 | 3 | O | ||||
RSVD | 4 | O | ||||
RSVD | 5 | O | ||||
RSVD | 6 | I | ||||
RSVD | 7 | IO | ||||
U2 | MSS_MIBSPIB_SDI | MSS_GPIO_22 | 0 | IO | OUTPUT DISABLED | PU |
MSS_MIBSPIB_SDI | 1 | IO | ||||
MSS_I2CA_SCL | 2 | IO | ||||
MSS_EPWMB0 | 3 | O | ||||
RSVD | 4 | O | ||||
RSVD | 5 | O | ||||
RSVD | 6 | IO | ||||
RSVD | 7 | IO | ||||
R1 | MSS_MIBSPIB_CLK | MSS_GPIO_5 | 0 | IO | OUTPUT DISABLED | PU |
MSS_MIBSPIB_CLK | 1 | IO | ||||
MSS_UARTA_RX | 2 | IO | ||||
MSS_EPWMC0 | 3 | O | ||||
RSVD | 4 | O | ||||
RSVD | 5 | O | ||||
MSS_UARTB_TX | 6 | IO | ||||
BSS_UARTA_TX | 7 | O | ||||
RSVD | 8 | IO | ||||
T1 | MSS_MIBSPIB_CS0 | MSS_GPIO_4 | 0 | IO | OUTPUT DISABLED | PU |
MSS_MIBSPIB_CS0 | 1 | IO | ||||
MSS_UARTA_TX | 2 | IO | ||||
RSVD | 3 | I | ||||
RSVD | 4 | O | ||||
RSVD | 5 | O | ||||
MSS_UARTB_TX | 6 | IO | ||||
BSS_UARTA_TX | 7 | O | ||||
RSVD | 8 | IO | ||||
RSVD | 9 | IO | ||||
U8 | MSS_QSPI_0 | MSS_GPIO_8 | 0 | IO | OUTPUT DISABLED | PD |
MSS_QSPI_0 | 1 | IO | ||||
MSS_MIBSPIB_MISO | 2 | IO | ||||
RSVD | 3 | I | ||||
RSVD | 4 | O | ||||
RSVD | 5 | O | ||||
RSVD | 6 | O | ||||
RSVD | 7 | O | ||||
U7 | MSS_QSPI_1 | MSS_GPIO_9 | 0 | IO | OUTPUT DISABLED | PD |
MSS_QSPI_1 | 1 | I | ||||
MSS_MIBSPIB_MOSI | 2 | IO | ||||
RSVD | 3 | I | ||||
RSVD | 4 | O | ||||
RSVD | 5 | O | ||||
RSVD | 6 | O | ||||
RSVD | 7 | O | ||||
MSS_MIBSPIB_CS2 | 8 | IO | ||||
U6 | MSS_QSPI_2 | MSS_GPIO_10 | 0 | IO | OUTPUT DISABLED | PU |
MSS_QSPI_2 | 1 | I | ||||
ADC_VALID | 2 | O | ||||
RSVD | 3 | I | ||||
RSVD | 4 | O | ||||
RSVD | 5 | O | ||||
RSVD | 6 | O | ||||
RSVD | 7 | O | ||||
RSVD | 8 | IO | ||||
T5 | MSS_QSPI_3 | MSS_GPIO_11 | 0 | IO | OUTPUT DISABLED | PU |
MSS_QSPI_3 | 1 | I | ||||
ADC_VALID | 2 | O | ||||
RSVD | 3 | I | ||||
RSVD | 4 | O | ||||
RSVD | 5 | O | ||||
RSVD | 6 | O | ||||
RSVD | 7 | O | ||||
RSVD | 8 | IO | ||||
T7 | MSS_QSPI_CLK | MSS_GPIO_7 | 0 | IO | OUTPUT DISABLED | PD |
MSS_QSPI_CLK | 1 | IO | ||||
MSS_MIBSPIB_CLK | 2 | IO | ||||
RSVD | 3 | I | ||||
RSVD | 4 | O | ||||
RSVD | 5 | O | ||||
RSVD | 6 | IO | ||||
T6 | MSS_QSPI_CS | MSS_GPIO_6 | 0 | IO | OUTPUT DISABLED | PU |
MSS_QSPI_CS | 1 | O | ||||
MSS_MIBSPIB_CS0 | 2 | IO | ||||
RSVD | 3 | I | ||||
RSVD | 4 | O | ||||
RSVD | 5 | O | ||||
B17 | WARM_RESET | WARM_RESET | 0 | IO | HI-Z (OPEN DRAIN) | |
D17 | NERROR_OUT | NERROR_OUT | 0 | IO | HI-Z (OPEN DRAIN) | |
B6 | TCK | MSS_GPIO_17 | 0 | IO | OUTPUT DISABLED | PD |
TCK | 1 | I | ||||
MSS_UARTB_TX | 2 | IO | ||||
RSVD | 3 | I | ||||
RSVD | 4 | O | ||||
RSVD | 5 | O | ||||
BSS_UARTA_RX | 6 | I | ||||
RSVD | 7 | I | ||||
RSVD | 8 | IO | ||||
B5 | TMS | MSS_GPIO_18 | 0 | IO | OUTPUT DISABLED | PU |
TMS | 1 | IO | ||||
BSS_UARTA_TX | 2 | O | ||||
RSVD | 3 | I | ||||
RSVD | 4 | O | ||||
RSVD | 5 | O | ||||
RSVD | 6 | IO | ||||
B8 | TDI | MSS_GPIO_23 | 0 | IO | OUTPUT DISABLED | PU |
TDI | 1 | I | ||||
MSS_UARTA_RX | 2 | IO | ||||
RSVD | 3 | I | ||||
RSVD | 4 | O | ||||
RSVD | 5 | O | ||||
RSVD | 6 | I | ||||
RSVD | 7 | IO | ||||
B7 | TDO | MSS_GPIO_24 | 0 | IO | OUTPUT DISABLED | HI-Z |
TDO | 1 | O | ||||
MSS_UARTA_TX | 2 | IO | ||||
RSVD | 3 | I | ||||
RSVD | 4 | O | ||||
RSVD | 5 | O | ||||
MSS_UARTB_TX | 6 | IO | ||||
BSS_UARTA_TX | 7 | O | ||||
RSVD | 8 | O | ||||
RSVD | 9 | IO | ||||
A9 | MCU_CLKOUT | MSS_GPIO_25 | 0 | IO | OUTPUT DISABLED | PD |
MCU_CLKOUT | 1 | O | ||||
TRACE_CLK | 2 | O | ||||
RSVD | 3 | I | ||||
RSVD | 4 | O | ||||
RSVD | 5 | O | ||||
RSVD | 6 | I | ||||
FRAME_START | 7 | O | ||||
READY_INT | 8 | O | ||||
LVDS_VALID | 9 | O | ||||
BSS_UARTA_RX | 10 | I | ||||
RSVD | 11 | O | ||||
MSS_EPWMA0 | 12 | O | ||||
RSVD | 13 | O | ||||
RSVD | 14 | IO | ||||
OBS_CLKOUT | 15 | O | ||||
T4 | MSS_GPIO_2 | MSS_GPIO_26 | 0 | IO | OUTPUT DISABLED | PD |
MSS_GPIO_2 | 1 | IO | ||||
RSVD | 2 | O | ||||
RSVD | 3 | IO | ||||
RSVD | 4 | O | ||||
RSVD | 5 | O | ||||
RSVD | 6 | IO | ||||
MSS_UARTB_TX | 7 | IO | ||||
MSS_GPIO_2 | 8 | IO | ||||
SYNC_OUT | 9 | O | ||||
PMIC_CLKOUT | 10 | O | ||||
CHIRP_START | 11 | O | ||||
CHIRP_END | 12 | O | ||||
FRAME_START | 13 | O | ||||
MSS_EPWM_TZ0 | 14 | I | ||||
LVDS_VALID | 15 | O | ||||
B10 | PMIC_CLKOUT | MSS_GPIO_27 | 0 | IO | OUTPUT DISABLED | HI-Z |
PMIC_CLKOUT | 1 | O | ||||
OBS_CLKOUT | 2 | O | ||||
TRACE_CTL | 3 | O | ||||
RSVD | 4 | O | ||||
RSVD | 5 | O | ||||
CHIRP_START | 6 | O | ||||
CHIRP_END | 7 | O | ||||
FRAME_START | 8 | O | ||||
READY_INT | 9 | O | ||||
LVDS_VALID | 10 | O | ||||
MSS_EPWMA1 | 11 | O | ||||
MSS_EPWMB0 | 12 | O | ||||
RSVD | 13 | IO | ||||
C17 | HW_SYNCIN | MSS_GPIO_28 | 0 | IO | OUTPUT DISABLED | PD |
HW_SYNCIN | 1 | I | ||||
ADC_VALID | 2 | O | ||||
RSVD | 3 | IO | ||||
RSVD | 4 | O | ||||
RSVD | 5 | O | ||||
MSS_UARTB_RX | 6 | IO | ||||
RSVD | 7 | IO | ||||
RSVD | 8 | IO | ||||
SYNC_OUT | 9 | O | ||||
T2 | MSS_MIBSPIB_CS2 | MSS_GPIO_29 | 0 | IO | OUTPUT DISABLED | HI-Z |
SYNC_OUT | 1 | O | ||||
RCOSC_CLK | 2 | O | ||||
RSVD | 3 | IO | ||||
RSVD | 4 | O | ||||
RSVD | 5 | O | ||||
READY_INT | 6 | O | ||||
LVDS_VALID | 7 | O | ||||
RSVD | 8 | O | ||||
RSVD | 9 | IO | ||||
MSS_MIBSPIB_CS1 | 10 | IO | ||||
MSS_MIBSPIB_CS2 | 11 | IO | ||||
MSS_EPWMB0 | 12 | O | ||||
MSS_EPWMB1 | 13 | O | ||||
A11 | MSS_RS232_RX | MSS_GPIO_15 | 0 | IO | OUTPUT DISABLED | PU |
MSS_RS232_RX | 1 | IO | ||||
MSS_UARTA_RX | 2 | IO | ||||
RSVD | 4 | O | ||||
RSVD | 5 | O | ||||
BSS_UARTA_TX | 6 | O | ||||
MSS_UARTB_RX | 7 | IO | ||||
RSVD | 8 | IO | ||||
MSS_I2CA_SCL | 9 | IO | ||||
MSS_EPWMB0 | 10 | O | ||||
MSS_EPWMB1 | 11 | O | ||||
MSS_EPWMC0 | 12 | O | ||||
A16 | MSS_RS232_TX | MSS_GPIO_14 | 0 | IO | OUTPUT DISABLED | PU |
MSS_RS232_TX | 1 | IO | ||||
RSVD | 3 | O | ||||
RSVD | 4 | O | ||||
MSS_UARTA_TX | 5 | IO | ||||
MSS_UARTB_TX | 6 | IO | ||||
BSS_UARTA_TX | 7 | O | ||||
READY_INT | 8 | O | ||||
LVDS_VALID | 9 | O | ||||
RSVD | 10 | IO | ||||
MSS_I2CA_SDA | 11 | IO | ||||
MSS_EPWMA0 | 12 | O | ||||
MSS_EPWMA1 | 13 | O | ||||
RSVD | 14 | IO | ||||
MSS_EPWMB0 | 15 | O | ||||
A6 | MSS_GPIO_31 | TRACE_DATA_0 | 0 | O | OUTPUT DISABLED | PD |
MSS_GPIO_31 | 1 | IO | ||||
RSVD | 2 | IO | ||||
RSVD | 3 | I | ||||
MSS_UARTA_TX | 4 | IO | ||||
RSVD | 5 | I | ||||
MSS_GPIO_31 | 6 | IO | ||||
RSVD | 7 | IO | ||||
RSVD | 8 | I | ||||
RSVD | 9 | I | ||||
MSS_I2CA_SDA | 10 | IO | ||||
A10 | MSS_GPIO_30 | TRACE_DATA_1 | 0 | O | OUTPUT DISABLED | PD |
MSS_GPIO_30 | 1 | IO | ||||
RSVD | 2 | IO | ||||
MSS_EPWMC_SYNCI | 3 | I | ||||
MSS_UARTA_RX | 4 | IO | ||||
RSVD | 5 | I | ||||
MSS_GPIO_0 | 6 | IO | ||||
RSVD | 7 | IO | ||||
RSVD | 8 | I | ||||
RSVD | 9 | I | ||||
MSS_I2CA_SCL | 10 | IO | ||||
B9 | MSS_GPIO_8 | TRACE_DATA_2 | 0 | O | OUTPUT DISABLED | PD |
MSS_GPIO_29 | 1 | IO | ||||
RSVD | 2 | IO | ||||
MSS_EPWMB_SYNCI | 3 | I | ||||
RSVD | 4 | I | ||||
RSVD | 5 | I | ||||
MSS_GPIO_1 | 6 | IO | ||||
MSS_GPIO_8 | 7 | IO | ||||
MSS_EPWMA0 | 8 | O | ||||
MSS_CPTS0_TS_GENF0 | 9 | O | ||||
CHIRP_START | 10 | O | ||||
CHIRP_END | 11 | O | ||||
FRAME_START | 12 | O | ||||
READY_INT | 13 | O | ||||
ADC_VALID | 14 | O | ||||
B11 | MSS_GPIO_9 | TRACE_DATA_3 | 0 | O | OUTPUT DISABLED | PD |
MSS_GPIO_28 | 1 | IO | ||||
RSVD | 2 | IO | ||||
RSVD | 3 | I | ||||
MSS_EPWMC_SYNCO | 4 | O | ||||
RSVD | 5 | I | ||||
MSS_GPIO_2 | 6 | IO | ||||
MSS_GPIO_9 | 7 | IO | ||||
MSS_EPWMA1 | 8 | O | ||||
MSS_CPTS0_TS_GENF1 | 9 | O | ||||
CHIRP_START | 10 | O | ||||
CHIRP_END | 11 | O | ||||
FRAME_START | 12 | O | ||||
READY_INT | 13 | O | ||||
ADC_VALID | 14 | O | ||||
A7 | MSS_GPIO_3 | TRACE_DATA_4 | 0 | O | OUTPUT DISABLED | PD |
MSS_GPIO_3 | 1 | IO | ||||
RSVD | 2 | IO | ||||
RSVD | 3 | I | ||||
MSS_EPWMB_SYNCO | 4 | O | ||||
RSVD | 5 | I | ||||
MSS_GPIO_27 | 6 | IO | ||||
MSS_EPWMB0 | 7 | O | ||||
MSS_CPTS0_TS_GENF2 | 8 | O | ||||
XREF_CLK1 | 9 | I | ||||
MSS_CPTS0_TS_GENF1 | 10 | O | ||||
MSS_CPTS0_HW1TSPUSH | 11 | I | ||||
ADC_VALID | 12 | O | ||||
A8 | MSS_GPIO_4 | TRACE_DATA_5 | 0 | O | OUTPUT DISABLED | PD |
MSS_GPIO_4 | 1 | IO | ||||
RSVD | 2 | IO | ||||
RSVD | 3 | I | ||||
MSS_EPWM_TZ2 | 4 | I | ||||
MSS_UARTB_TX | 5 | IO | ||||
MSS_GPIO_26 | 6 | IO | ||||
MSS_EPWMB1 | 7 | O | ||||
MSS_CPTS0_TS_COMP | 8 | O | ||||
XREF_CLK0 | 9 | I | ||||
MSS_CPTS0_HW2TSPUSH | 10 | I | ||||
READY_INT | 11 | O | ||||
B18 | BSS_UARTA_TX | TRACE_DATA_6 | 0 | O | OUTPUT DISABLED | PD |
MSS_GPIO_5 | 1 | IO | ||||
RSVD | 2 | IO | ||||
RSVD | 3 | I | ||||
MSS_EPWM_TZ1 | 4 | I | ||||
BSS_UARTA_TX | 5 | O | ||||
MSS_GPIO_25 | 6 | IO | ||||
MSS_GPIO_10 | 7 | IO | ||||
MSS_EPWMC0 | 8 | O | ||||
MSS_CPTS0_TS_GENF2 | 9 | O | ||||
MSS_CPTS0_HW1TSPUSH | 10 | I | ||||
CHIRP_START | 11 | O | ||||
A17 | MSS_GPIO_11 | TRACE_DATA_7 | 0 | O | OUTPUT DISABLED | PD |
MSS_GPIO_6 | 1 | IO | ||||
RSVD | 2 | IO | ||||
RSVD | 3 | I | ||||
MSS_EPWM_TZ0 | 4 | I | ||||
RSVD | 5 | IO | ||||
MSS_GPIO_24 | 6 | IO | ||||
MSS_GPIO_11 | 7 | IO | ||||
MSS_EPWMC1 | 8 | O | ||||
MSS_CPTS0_TS_COMP | 9 | O | ||||
MSS_CPTS0_TS_GENF0 | 10 | O | ||||
MSS_CPTS0_HW2TSPUSH | 11 | I | ||||
CHIRP_END | 12 | O | ||||
T13 | MSS_GPIO_17 | MSS_GPIO_17 | 0 | IO | OUTPUT DISABLED | PD |
MSS_MII_COL | 1 | I | ||||
MSS_RMII_REFCLK | 2 | IO | ||||
RSVD | 3 | I | ||||
RSVD | 4 | IO | ||||
RSVD | 5 | I | ||||
MSS_EPWMA1 | 6 | O | ||||
T12 | MSS_I2CA_SDA | MSS_GPIO_18 | 0 | IO | HI-Z | |
MSS_MII_CRS | 1 | I | ||||
MSS_RMII_CRS_DV | 2 | I | ||||
MSS_I2CA_SDA | 3 | IO | ||||
RSVD | 4 | IO | ||||
RSVD | 5 | I | ||||
MSS_EPWMB1 | 6 | O | ||||
R12 | MSS_I2CA_SCL | MSS_GPIO_19 | 0 | IO | HI-Z | |
MSS_MII_RXER | 1 | I | ||||
MSS_RMII_RXER | 2 | I | ||||
MSS_I2CA_SCL | 3 | IO | ||||
RSVD | 4 | IO | ||||
RSVD | 5 | I | ||||
MSS_EPWMC1 | 6 | O | ||||
M17 | MSS_RGMII_TCTL | MSS_GPIO_20 | 0 | IO | OUTPUT DISABLED | PD |
MSS_MII_TXEN | 1 | O | ||||
MSS_RMII_TXEN | 2 | O | ||||
MSS_RGMII_TCTL | 3 | O | ||||
RSVD | 4 | IO | ||||
RSVD | 5 | I | ||||
MSS_EPWMA0 | 6 | O | ||||
U16 | MSS_RGMII_RCTL | MSS_GPIO_21 | 0 | IO | HI-Z | |
MSS_MII_RXDV | 1 | I | ||||
RSVD | 2 | I | ||||
MSS_RGMII_RCTL | 3 | I | ||||
MSS_UARTB_RX | 5 | IO | ||||
MSS_EPWMB0 | 6 | O | ||||
N17 | MSS_RGMII_TD3 | MSS_GPIO_22 | 0 | IO | OUTPUT DISABLED | PD |
MSS_MII_TXD3 | 1 | O | ||||
RSVD | 2 | I | ||||
MSS_RGMII_TD3 | 3 | O | ||||
RSVD | 4 | IO | ||||
MSS_UARTB_TX | 5 | IO | ||||
MSS_EPWMC0 | 6 | O | ||||
T18 | MSS_RGMII_TD2 | MSS_GPIO_23 | 0 | IO | OUTPUT DISABLED | PD |
MSS_MII_TXD2 | 1 | O | ||||
RSVD | 2 | I | ||||
MSS_RGMII_TD2 | 3 | O | ||||
P17 | MSS_RGMII_TD1 | MSS_GPIO_24 | 0 | IO | OUTPUT DISABLED | PD |
MSS_MII_TXD1 | 1 | O | ||||
MSS_RMII_TXD1 | 2 | O | ||||
MSS_RGMII_TD1 | 3 | O | ||||
R17 | MSS_RGMII_TD0 | MSS_GPIO_25 | 0 | IO | OUTPUT DISABLED | PD |
MSS_MII_TXD0 | 1 | O | ||||
MSS_RMII_TXD0 | 2 | O | ||||
MSS_RGMII_TD0 | 3 | O | ||||
T17 | MSS_RGMII_TCLK | MSS_GPIO_26 | 0 | IO | OUTPUT DISABLED | PD |
MSS_MII_TXCLK | 1 | I | ||||
RSVD | 2 | I | ||||
MSS_RGMII_TCLK | 3 | O | ||||
U15 | MSS_RGMII_RCLK | MSS_GPIO_27 | 0 | IO | OUTPUT DISABLED | PD |
MSS_MII_RXCLK | 1 | I | ||||
RSVD | 2 | I | ||||
MSS_RGMII_RCLK | 3 | I | ||||
U17 | MSS_RGMII_RD3 | MSS_GPIO_28 | 0 | IO | HI-Z | |
MSS_MII_RXD3 | 1 | I | ||||
RSVD | 2 | I | ||||
MSS_RGMII_RD3 | 3 | I | ||||
R16 | MSS_RGMII_RD2 | MSS_GPIO_29 | 0 | IO | HI-Z | |
MSS_MII_RXD2 | 1 | I | ||||
RSVD | 2 | I | ||||
MSS_RGMII_RD2 | 3 | I | ||||
T16 | MSS_RGMII_RD1 | MSS_GPIO_30 | 0 | IO | HI-Z | |
MSS_MII_RXD1 | 1 | I | ||||
MSS_RMII_RXD1 | 2 | I | ||||
MSS_RGMII_RD1 | 3 | I | ||||
T15 | MSS_RGMII_RD0 | MSS_GPIO_31 | 0 | IO | HI-Z | |
MSS_MII_RXD0 | 1 | I | ||||
MSS_RMII_RXD0 | 2 | I | ||||
MSS_RGMII_RD0 | 3 | I | ||||
T14 | MSS_MDIO_DATA | MSS_GPIO_30 | 0 | IO | OUTPUT DISABLED | PU |
MSS_MDIO_DATA | 1 | IO | ||||
RSVD | 2 | I | ||||
RSVD | 3 | I | ||||
U14 | MSS_MDIO_CLK | MSS_GPIO_31 | 0 | IO | OUTPUT DISABLED | PU |
MSS_MDIO_CLK | 1 | O | ||||
RSVD | 2 | I | ||||
RSVD | 3 | I | ||||
P1 | MSS_UARTA_RX | MSS_GPIO_12 | 0 | IO | OUTPUT DISABLED | PU |
MSS_CPTS0_TS_SYNC | 1 | O | ||||
RSVD | 2 | I | ||||
MSS_GPIO_8 | 3 | IO | ||||
MSS_UARTB_RX | 4 | IO | ||||
MSS_UARTA_RX | 5 | IO | ||||
RSVD | 6 | IO | ||||
R2 | MSS_UARTA_TX | MSS_GPIO_13 | 0 | IO | HI-Z | |
MSS_CPTS0_HW2TSPUSH | 1 | I | ||||
RSVD | 2 | I | ||||
MSS_GPIO_9 | 3 | IO | ||||
MSS_UARTB_TX | 4 | IO | ||||
MSS_UARTA_TX | 5 | IO | ||||
RSVD | 6 | IO | ||||
P2 | MSS_UARTB_TX | MSS_GPIO_0 | 0 | IO | HI-Z | |
RSVD | 1 | IO | ||||
RSVD | 2 | I | ||||
MSS_EPWMB_SYNCI | 3 | I | ||||
RSVD | 4 | IO | ||||
MSS_UARTA_TX | 5 | IO | ||||
MSS_UARTB_TX | 6 | IO | ||||
RSVD | 7 | I | ||||
LVDS_VALID | 8 | O | ||||
RSVD | 9 | I | ||||
RSVD | 10 | I | ||||
RSVD | 11 | I | ||||
MSS_GPIO_31 | 12 | IO |