DATA SHEET
AWR6843AOP シングル チップ 60~64GHz ミリ波センサ、アンテナ搭載パッケージ (AOP)
このリソースの元の言語は英語です。 翻訳は概要を便宜的に提供するもので、自動化ツール (機械翻訳) を使用していることがあり、TI では翻訳の正確性および妥当性につきましては一切保証いたしません。 実際の設計などの前には、ti.com で必ず最新の英語版をご参照くださいますようお願いいたします。
1 特長
- FMCW トランシーバ
- 4 つのレシーバと 3 つのトランスミッタを内蔵したアンテナ・オン・パッケージ (AOP)
- PLL、トランスミッタ、レシーバ、ベースバンド、ADC を内蔵
- 60~64GHz 帯で連続帯域幅 4GHz
- 6 ビット位相シフタをサポート
- フラクショナル N PLL を使用した超高精度のチャープ・エンジン
- 較正および自己テストを内蔵
- Arm®Cortex®-R4F ベースの無線制御システム
- 内蔵ファームウェア (ROM)
- プロセスおよび温度の自己較正システム
- ホスト・プロセッサの関与を必要としない自己監視機能を内蔵 (機能安全準拠デバイス)
- C674x DSP による高度な信号処理 (AWR6843 のみ)
- FFT、フィルタリング、CFAR 処理用のハードウェア・アクセラレータ
- メモリ圧縮
- 物体検出およびインターフェイス制御用の Arm® Cortex®-R4Fマイクロコントローラ
- 自律モード (QSPI フラッシュ・メモリからのユーザー・アプリケーションのロード) をサポート
- ECC 付き内部メモリ
- AWR6843:1.75MB を以下に分割:MSS プログラム RAM (512KB)、MSS データ RAM (192KB)、DSP L1 RAM (64KB)、DSP L2 RAM (256KB)、L3 レーダー・データ・キューブ RAM (768KB)
- AWR6443:1.4MB を以下に分割:MSS プログラム RAM (512KB)、MSS データ RAM (192KB)、L3 レーダー・データ・キューブ RAM (768KB)
- 許容されるサイズ変更をテクニカル・リファレンス・マニュアルに記載
- ユーザー・アプリケーションで利用可能なその他のインターフェイス
- 最大 6 つの ADC チャネル (低サンプル・レートの監視)
- 最大 2 つの SPI ポート
- 最大 2 つの UART
- 2 つの CAN-FD インターフェイス
- I2C
- GPIO
- 未加工 ADC データおよびデバッグ計測用の 2 レーンの LVDS インターフェイス
- デバイスのセキュリティ (一部の型番のみ)
- セキュア認証および暗号化ブートのサポート
- 顧客がプログラム可能なルート・キー、対称キー (256 ビット)、非対称キー (RSA-2K まで)、キー失効機能付き
- 暗号化ソフトウェア・アクセラレータ - PKA、AES (最大 256 ビット)、SHA (最大 256 ビット)、TRNG/DRGB
- 機能安全準拠
- 機能安全アプリケーション向けに開発
- ASIL-D までの ISO 26262 機能安全システム設計に役立つ資料を入手可能
- ASIL-B までのハードウェア安全度
- 安全関連認証
- TUV SUD により ISO 26262 認証済み (ASIL B まで)
- AEC-Q100 認定済み
- パワー・マネージメント
- 内蔵 LDO ネットワークにより PSRR の向上を実現
- I/O は 3.3V/1.8V のデュアル電圧に対応
- クロック・ソース
- 40.0MHz の水晶振動子と内部発振器
- 40MHz の外部発振器をサポート
- 40MHz の外部駆動クロック (方形波 / 正弦波) をサポート
- ハードウェア設計が簡単
- 組み立てが簡単で低コストの PCB を設計できる 0.8mm ピッチ、180 ピン、15mm × 15mm のフリップチップ BGA パッケージ (ALP)
- 小型ソリューション・サイズ
- 動作条件: