JAJSFQ9C
june 2018 – may 2023
BQ25713
,
BQ25713B
PRODUCTION DATA
1
1
特長
2
アプリケーション
3
概要
4
Revision History
5
概要 (続き)
6
Device Comparison Table
7
Pin Configuration and Functions
8
Specifications
8.1
Absolute Maximum Ratings
8.2
ESD Ratings
8.3
Recommended Operating Conditions
8.4
Thermal Information
8.5
Electrical Characteristics
8.6
Timing Requirements
8.7
Typical Characteristics
9
Detailed Description
9.1
Overview
9.2
Functional Block Diagram
9.3
Feature Description
9.3.1
Power-Up from Battery Without DC Source
9.3.2
Vmin Active Protection (VAP) when Battery only Mode
9.3.3
Power-Up From DC Source
9.3.3.1
CHRG_OK Indicator
9.3.3.2
Input Voltage and Current Limit Setup
9.3.3.3
Battery Cell Configuration
9.3.3.4
Device Hi-Z State
9.3.4
USB On-The-Go (OTG)
9.3.5
Converter Operation
9.3.5.1
Inductance Detection Through IADPT Pin
9.3.5.2
Continuous Conduction Mode (CCM)
9.3.5.3
Pulse Frequency Modulation (PFM)
9.3.6
Current and Power Monitor
9.3.6.1
High-Accuracy Current Sense Amplifier (IADPT and IBAT)
9.3.6.2
High-Accuracy Power Sense Amplifier (PSYS)
9.3.7
Input Source Dynamic Power Manage
9.3.8
Two-Level Adapter Current Limit (Peak Power Mode)
9.3.9
Processor Hot Indication
9.3.9.1
PROCHOT During Low Power Mode
9.3.9.2
PROCHOT Status
9.3.10
Device Protection
9.3.10.1
Watchdog Timer
9.3.10.2
Input Overvoltage Protection (ACOV)
9.3.10.3
Input Overcurrent Protection (ACOC)
9.3.10.4
System Overvoltage Protection (SYSOVP)
9.3.10.5
Battery Overvoltage Protection (BATOVP)
9.3.10.6
Battery Short
9.3.10.7
System Short Hiccup Mode
9.3.10.8
Thermal Shutdown (TSHUT)
9.4
Device Functional Modes
9.4.1
Forward Mode
9.4.1.1
System Voltage Regulation with Narrow VDC Architecture
9.4.1.2
Battery Charging
9.4.2
USB On-The-Go
9.4.3
Pass Through Mode (PTM)
9.5
Programming
9.5.1
I2C Serial Interface
9.5.1.1
Data Validity
9.5.1.2
START and STOP Conditions
9.5.1.3
Byte Format
9.5.1.4
Acknowledge (ACK) and Not Acknowledge (NACK)
9.5.1.5
Slave Address and Data Direction Bit
9.5.1.6
Single Read and Write
9.5.1.7
Multi-Read and Multi-Write
9.5.1.8
Write 2-Byte I2C Commands
9.6
Register Map
9.6.1
Setting Charge and PROCHOT Options
9.6.1.1
ChargeOption0 Register (I2C address = 01/00h) [reset = E70Eh]
9.6.1.2
ChargeOption1 Register (I2C address = 31/30h) [reset = 0211h]
9.6.1.3
ChargeOption2 Register (I2C address = 33/32h) [reset = 02B7h]
9.6.1.4
ChargeOption3 Register (I2C address = 35/34h) [reset = 0030h]
9.6.1.5
ProchotOption0 Register (I2C address = 37/36h) [reset = 4A65h]
9.6.1.6
ProchotOption1 Register (I2C address = 39/38h) [reset = 81A0h]
9.6.1.7
ADCOption Register (I2C address = 3B/3Ah) [reset = 2000h]
9.6.2
Charge and PROCHOT Status
9.6.2.1
ChargerStatus Register (I2C address = 21/20h) [reset = 0000h]
9.6.2.2
ProchotStatus Register (I2C address = 23/22h) [reset = A800h]
9.6.3
ChargeCurrent Register (I2C address = 03/02h) [reset = 0000h]
9.6.3.1
Battery Precharge Current Clamp
9.6.4
MaxChargeVoltage Register (I2C address = 05/04h) [reset value based on CELL_BATPRESZ pin setting]
9.6.5
MinSystemVoltage Register (I2C address = 0D/0Ch) [reset value based on CELL_BATPRESZ pin setting]
9.6.5.1
System Voltage Regulation
9.6.6
Input Current and Input Voltage Registers for Dynamic Power Management
9.6.6.1
Input Current Registers
9.6.6.1.1
IIN_HOST Register With 10-mΩ Sense Resistor (I2C address = 0F/0Eh) [reset = 4100h]
9.6.6.1.2
IIN_DPM Register With 10-mΩ Sense Resistor (I2C address = 25/24h) [reset = 4100h]
9.6.6.1.3
InputVoltage Register (I2C address = 0B/0Ah) [reset = VBUS-1.28V]
9.6.7
OTGVoltage Register (I2C address = 07/06h) [reset = 0000h]
9.6.8
OTGCurrent Register (I2C address = 09/08h) [reset = 0000h]
9.6.9
ADCVBUS/PSYS Register (I2C address = 27/26h)
9.6.10
ADCIBAT Register (I2C address = 29/28h)
9.6.11
ADCIINCMPIN Register (I2C address = 2B/2Ah)
9.6.12
ADCVSYSVBAT Register (I2C address = 2D/2Ch)
9.6.13
ID Registers
9.6.13.1
ManufactureID Register (I2C address = 2Eh) [reset = 0040h]
9.6.13.2
Device ID (DeviceAddress) Register (I2C address = 2Fh) [reset = 0h]
10
Application and Implementation
10.1
Application Information
10.2
Typical Application
10.2.1
Design Requirements
10.2.2
Detailed Design Procedure
10.2.2.1
ACP-ACN Input Filter
10.2.2.2
Inductor Selection
10.2.2.3
Input Capacitor
10.2.2.4
Output Capacitor
10.2.2.5
Power MOSFETs Selection
10.2.3
Application Curves
11
Power Supply Recommendations
12
Layout
12.1
Layout Guidelines
12.2
Layout Example
12.2.1
Layout Example Reference Top View
12.2.2
Inner Layer Layout and Routing Example
13
Device and Documentation Support
13.1
Device Support
13.1.1
サード・パーティ製品に関する免責事項
13.2
Documentation Support
13.2.1
Related Documentation
13.3
ドキュメントの更新通知を受け取る方法
13.4
サポート・リソース
13.5
Trademarks
13.6
静電気放電に関する注意事項
13.7
用語集
14
Mechanical, Packaging, and Orderable Information
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
RSN|32
MPQF194B
サーマルパッド・メカニカル・データ
RSN|32
QFND189E
発注情報
jajsfq9c_oa
jajsfq9c_pm
1
特長
BQ25703A
とピン互換およびソフトウェア互換
1S~4S バッテリを広範囲の入力電源から充電
3.5V~24V の入力動作電圧範囲
USB2.0、USB 3.0、USB 3.1 (Type C)、USB Power Delivery (USB-PD) 入力電流設定に対応
降圧、昇降圧、および昇圧動作間のシームレスな移行
ソース過負荷に対する入力電流および電圧のレギュレーション (IDPM および VDPM)
電力 / 電流モニタによる CPU スロットル処理
包括的な
PROCHOT
プロファイル、IMVP8/IMVP9 準拠
入力およびバッテリ電流モニタ
システム電力モニタ、IMVP8/IMVP9 準拠
Narrow VDC (NVDC) パワー・パス・マネージメント機能
バッテリなしまたは消耗したバッテリでの即時オン
アダプタの過負荷時にバッテリでシステムを補完
補完モードでのバッテリ MOSFET の理想ダイオード動作
バッテリから USBポートへ電源供給 (USB OTG)
分解能 8mV の 3V~ 20.8V OTG
分解能 50mA の最大 6.4A の出力電流制限
システムの電力効率向上とバッテリの高速充電に向けた、テキサス・インスツルメンツによる特許申請中のパス・スルー・モード (PTM)
バッテリのみをシステム電源とする場合は、Vmin アクティブ・プロテクション (VAP) モードにより、システムのピーク電力スパイク時に入力コンデンサでバッテリを補完
入力電流最適化 (ICO) により最大入力電力を抽出
2.2µH または 1.0µH インダクタの 800kHz または 1.2MHz にプログラム可能なスイッチング周波数
ホスト制御インターフェイスによる柔軟なシステム構成
I
2
C
ポートにより、最適なシステム性能とステータス・レポートを実現
EC 制御なしでハードウェア・ピンにより入力電流制限を設定
内蔵された ADC により電圧、電流、電力を監視
高精度のレギュレーションと監視
±0.5% の充電電圧レギュレーション
±2% の入力 / 充電電流レギュレーション
±2% の入力 / 充電電流監視
±4% の電力監視
安全
サーマル・シャットダウン
入力、システム、バッテリの過電圧保護
入力、MOSFET、インダクタの過電流保護
安全性関連の認定
IEC 62368-1 CB 認定
小さいバッテリ静止電流
パッケージ:32 ピン 4 × 4 WQFN