JAJSL33A
june 2020 – january 2021
BQ25731
PRODUCTION DATA
1
1
特長
2
アプリケーション
3
概要
4
Revision History
5
Description (continued)
6
Device Comparison Table
7
Pin Configuration and Functions
8
Specifications
8.1
Absolute Maximum Ratings
8.2
ESD Ratings
8.3
Recommended Operating Conditions
8.4
Thermal Information
8.5
Electrical Characteristics(BQ25731)
8.6
Timing Requirements
8.7
Typical Characteristics
9
Detailed Description
9.1
Overview
9.2
Functional Block Diagram
9.3
Feature Description
9.3.1
Power-Up Sequence
9.3.2
Two-Level Battery Discharge Current Limit
9.3.3
Fast Role Swap Feature
9.3.4
CHRG_OK Indicator
9.3.5
Input and Charge Current Sensing
9.3.6
Input Voltage and Current Limit Setup
9.3.7
Battery Cell Configuration
9.3.8
Device HIZ State
9.3.9
USB On-The-Go (OTG)
9.3.10
Converter Operation
9.3.11
Inductance Detection Through IADPT Pin
9.3.12
Converter Compensation
9.3.13
Continuous Conduction Mode (CCM)
9.3.14
Pulse Frequency Modulation (PFM)
9.3.15
Switching Frequency and Dithering Feature
9.3.16
Current and Power Monitor
9.3.16.1
High-Accuracy Current Sense Amplifier (IADPT and IBAT)
9.3.16.2
High-Accuracy Power Sense Amplifier (PSYS)
9.3.17
Input Source Dynamic Power Management
9.3.18
Input Current Optimizer (ICO)
9.3.19
Two-Level Adapter Current Limit (Peak Power Mode)
9.3.20
Processor Hot Indication
9.3.20.1
PROCHOT During Low Power Mode
9.3.20.2
PROCHOT Status
9.3.21
Device Protection
9.3.21.1
Watchdog Timer
9.3.21.2
Input Overvoltage Protection (ACOV)
9.3.21.3
Input Overcurrent Protection (ACOC)
9.3.21.4
System Overvoltage Protection (SYSOVP)
9.3.21.5
Battery Overvoltage Protection (BATOVP)
9.3.21.6
Battery Discharge Overcurrent Protection (BATOC)
9.3.21.7
Battery Short Protection (BATSP)
9.3.21.8
System Undervoltage Lockout (VSYS_UVP)
9.3.21.9
Thermal Shutdown (TSHUT)
9.4
Device Functional Modes
9.4.1
Forward Mode
9.4.2
USB On-The-Go
9.4.3
Pass Through Mode (PTM)-Patented Technology
9.5
Programming
9.5.1
I2C Serial Interface
9.5.1.1
Timing Diagrams
9.5.1.2
Data Validity
9.5.1.3
START and STOP Conditions
9.5.1.4
Byte Format
9.5.1.5
Acknowledge (ACK) and Not Acknowledge (NACK)
9.5.1.6
Target Address and Data Direction Bit
9.5.1.7
Single Read and Write
9.5.1.8
Multi-Read and Multi-Write
9.5.1.9
Write 2-Byte I2C Commands
9.6
Register Map
9.6.1
ChargeOption0 Register (I2C address = 01/00h) [reset = E70Eh]
9.6.2
ChargeCurrent Register (I2C address = 03/02h) [reset = 0080h]
9.6.2.1
Battery Low Voltage Current Clamp
9.6.3
ChargeVoltage Register (I2C address = 05/04h) [reset value based on CELL_BATPRESZ pin setting]
9.6.4
ChargerStatus Register (I2C address = 21/20h) [reset = 0000h]
9.6.5
ProchotStatus Register (I2C address = 23/22h) [reset = B800h]
9.6.6
IIN_DPM Register (I2C address = 25/24h) [reset = 4100h]
9.6.7
ADCVBUS/PSYS Register (I2C address = 27/26h)
9.6.8
ADCIBAT Register (I2C address = 29/28h)
9.6.9
ADCIIN/CMPIN Register (I2C address = 2B/2Ah)
9.6.10
ADCVSYS/VBAT Register (I2C address = 2D/2Ch)
9.6.11
ChargeOption1 Register (I2C address = 31/30h) [reset = 3F00h]
9.6.12
ChargeOption2 Register (I2C address = 33/32h) [reset = 00B7]
9.6.13
ChargeOption3 Register (I2C address = 35/34h) [reset = 0434h]
9.6.14
ProchotOption0 Register (I2C address = 37/36h) [reset = 4A81h(2S~5s) 4A09(1S)]
9.6.15
ProchotOption1 Register (I2C address = 39/38h) [reset = 41A0h]
9.6.16
ADCOption Register (I2C address = 3B/3Ah) [reset = 2000h]
9.6.17
ChargeOption4 Register (I2C address = 3D/3Ch) [reset = 0048h]
9.6.18
Vmin Active Protection Register (I2C address = 3F/3Eh) [reset = 006Ch(2s~5s)/0004h(1S)]
9.6.19
OTGVoltage Register (I2C address = 07/06h) [reset = 09C4h]
9.6.20
OTGCurrent Register (I2C address = 09/08h) [reset = 3C00h]
9.6.21
InputVoltage(VINDPM) Register (I2C address = 0B/0Ah) [reset =VBUS-1.28V]
9.6.22
IIN_HOST Register (I2C address = 0F/0Eh) [reset = 2000h]
9.6.23
ID Registers
9.6.23.1
ManufactureID Register (I2C address = 2Eh) [reset = 40h]
9.6.23.2
Device ID (DeviceAddress) Register (I2C address = 2Fh) [reset = D6h]
10
Application and Implementation
10.1
Application Information
10.2
Typical Application
10.2.1
Design Requirements
10.2.2
Detailed Design Procedure
10.2.2.1
Input Snubber and Filter for Voltage Spike Damping
10.2.2.2
ACP-ACN Input Filter
10.2.2.3
Inductor Selection
10.2.2.4
Input Capacitor
10.2.2.5
Output Capacitor
10.2.2.6
Power MOSFETs Selection
10.2.3
Application Curves
11
Power Supply Recommendations
12
Layout
12.1
Layout Guidelines
12.2
Layout Example
12.2.1
Layout Example Reference Top View
12.2.2
Inner Layer Layout and Routing Example
13
Device and Documentation Support
13.1
Device Support
13.1.1
サード・パーティ製品に関する免責事項
13.2
Documentation Support
13.2.1
Related Documentation
13.3
サポート・リソース
13.4
Trademarks
13.5
静電気放電に関する注意事項
13.6
用語集
14
Mechanical, Packaging, and Orderable Information
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
RSN|32
MPQF194B
サーマルパッド・メカニカル・データ
RSN|32
QFND189E
発注情報
jajsl33a_oa
1
特長
コスト削減と高効率を実現するバッテリ MOSFET はありません
400kHz/800kHz のプログラム可能なスイッチング周波数により、高効率と高い電力密度を実現
USB-C パワー・デリバリ (PD) インターフェイス・プラットフォーム向け昇降圧 チャージャ
1~
5 セル
・バッテリを充電するための 3.5V~
26V
入力範囲
5mΩ/10mΩ のセンシング抵抗に基づく分解能 128mA/64mA の最大 16.2A/8.1A の充電電流
5mΩ/10mΩ のセンシング抵抗に基づく分解能 100mA/50mA の最大 10A/6.35A の入力電流制限
USB 2.0、USB 3.0、USB 3.1、USB パワー・デリバリ (PD) をサポート
入力電流オプティマイザ (ICO) により、アダプタの過負荷を引き起こさずに最大入力電力を抽出
降圧、昇降圧、および昇圧動作間のシームレスな遷移
ソース過負荷に対する入力電流および電圧のレギュレーション (IINDPM および VINDPM)
EMI ノイズ低減を実現するためのテキサス・インスツルメンツによる特許申請中のスイッチング周波数ディザリング・パターン
システムの電力効率向上とバッテリの高速充電を実現し、99% の効率を達成するためのテキサス・インスツルメンツによる特許申請中のパス・スルー・モード (PTM)。
専用ピンによる入力およびバッテリ電流モニタ
内蔵 8 ビット ADC により電圧、電流、電力を監視
専用ピンを使用した独立コンパレータ・ロジックをサポート
バッテリから USBポートへ電源供給 (USB OTG)
分解能 8mV の 3V~24V OTG
5mΩ/10mΩ のセンシング抵抗に基づく分解能 100mA/50mA の最大 12.7A/6.35A の出力電流制限
I
2
C
ホスト制御インターフェイスにより、柔軟なシステム構成が可能
高精度のレギュレーションと監視
±0.5% の充電電圧レギュレーション
±3% の充電電流レギュレーション
±2.5% の入力電流レギュレーション
±2% の入力 / 充電電流監視
安全
サーマル・シャットダウン
入力、システム、バッテリの過電圧保護
入力、MOSFET、インダクタの過電流保護
パッケージ:32 ピン、4.0mm × 4.0mm WQFN