JAJSIJ8I November   1998  – May 2024 CD4066B

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. Pin Configuration and Functions
  6. Specifications
    1. 5.1 Absolute Maximum Ratings
    2. 5.2 ESD Ratings
    3. 5.3 Recommended Operating Conditions
    4. 5.4 Thermal Information
    5. 5.5 Electrical Characteristics
    6. 5.6 Switching Characteristics
    7. 5.7 Typical Characteristics
  7. Parameter Measurement Information
  8. Detailed Description
    1. 7.1 Overview
    2. 7.2 Functional Block Diagram
    3. 7.3 Feature Description
    4. 7.4 Device Functional Modes
  9. Application and Implementation
    1. 8.1 Application Information
    2. 8.2 Typical Application
      1. 8.2.1 Design Requirements
      2. 8.2.2 Detailed Design Procedure
      3. 8.2.3 Application Curve
    3. 8.3 Power Supply Recommendations
    4. 8.4 Layout
      1. 8.4.1 Layout Guidelines
      2. 8.4.2 Layout Example
  10. Device and Documentation Support
    1. 9.1 ドキュメントの更新通知を受け取る方法
    2. 9.2 サポート・リソース
    3. 9.3 Trademarks
    4. 9.4 静電気放電に関する注意事項
    5. 9.5 用語集
  11. 10Revision History
  12. 11Mechanical, Packaging, and Orderable Information

パッケージ・オプション

デバイスごとのパッケージ図は、PDF版データシートをご参照ください。

メカニカル・データ(パッケージ|ピン)
  • J|14
サーマルパッド・メカニカル・データ
発注情報

特長

  • 15V デジタルまたは ± 7.5V ピーク ツー ピーク スイッチング
  • 15V 動作で 125Ω (標準値) のオン抵抗
  • 15V の信号入力範囲にわたってスイッチのオン抵抗の変動が 5Ω 以下
  • ピーク ツー ピーク信号範囲全体にわたってオン抵抗が平坦
  • 高いオン / オフ出力電圧比:
    fis = 10kHz 、RL = 1kΩ で 80dB (標準値)
  • 高度な線形性:fis = 1kHz、Vis = 5Vp-p、VDD − VSS ≥ 10V、RL = 10kΩ で歪み 0.5% 未満 (標準値)
  • オフ状態のスイッチ リークが非常に小さいため、非常に低いオフセット電流と高い実効オフ状態抵抗を実現:VDD – VSS = 10V、TA = 25℃で 10pA (標準値)
  • 非常に高い制御入力インピーダンス
    (制御回路を信号回路から絶縁:
    1012Ω (標準値)
  • スイッチ間の低いクロストーク:fis = 8MHz、RL = 1kΩ で -50dB (標準値)
  • 制御入力容量と信号出力容量を照合:出力信号の過渡を低減
  • スイッチ オンでの周波数応答
    = 40MHz (標準値)
  • 20V で静止電流を 100% テスト済み
  • 5V、10V、15V のパラメータ定格