JAJSSB1D November   1998  – October 2024 CD54AC164 , CD54ACT164 , CD74AC164 , CD74ACT164

PRODUCTION DATA  

  1.   1
  2. 特長
  3. 概要
  4. ピン構成および機能
  5. 仕様
    1. 4.1 絶対最大定格
    2. 4.2 ESD 定格
    3. 4.3 推奨動作条件
    4. 4.4 熱に関する情報
    5. 4.5 DC の電気的仕様
    6. 4.6 スイッチング機能の前提条件
    7. 4.7 スイッチング仕様
  6. パラメータ測定情報
  7. 詳細説明
    1. 6.1 概要
    2. 6.2 機能ブロック図
    3. 6.3 機能説明
      1. 6.3.1 標準 CMOS 入力
      2. 6.3.2 TTL 互換 CMOS 入力
    4. 6.4 デバイスの機能モード
  8. アプリケーションと実装
    1. 7.1 アプリケーション情報
    2. 7.2 代表的なアプリケーション
      1. 7.2.1 設計要件
        1. 7.2.1.1 電源に関する考慮事項
        2. 7.2.1.2 入力に関する考慮事項
        3. 7.2.1.3 出力に関する考慮事項
        4. 7.2.1.4 アプリケーション曲線
    3. 7.3 電源に関する推奨事項
    4. 7.4 レイアウト
      1. 7.4.1 レイアウトのガイドライン
      2. 7.4.2 レイアウト例
  9. デバイスおよびドキュメントのサポート
    1. 8.1 ドキュメントのサポート
      1. 8.1.1 関連資料
    2. 8.2 ドキュメントの更新通知を受け取る方法
    3. 8.3 サポート・リソース
    4. 8.4 商標
    5. 8.5 静電気放電に関する注意事項
    6. 8.6 用語集
  10. デバイスおよびドキュメントのサポート
    1. 9.1 ドキュメントのサポート (アナログ)
      1. 9.1.1 関連資料
    2. 9.2 ドキュメントの更新通知を受け取る方法
    3. 9.3 サポート・リソース
    4. 9.4 商標
    5. 9.5 静電気放電に関する注意事項
    6. 9.6 用語集
  11. 10改訂履歴
  12. 11メカニカル、パッケージ、および注文情報

デバイスごとのパッケージ図は、PDF版データシートをご参照ください。

メカニカル・データ(パッケージ|ピン)
  • J|14
サーマルパッド・メカニカル・データ

スイッチング仕様

入力 tr、tf = 3ns、CL = 50pF (ワースト ケース)
パラメータ VCC (V) -40°C~85°C -55°C~125°C 単位
最小値 標準値 最大値 最小値 標準値 最大値
AC タイプ
tPLH、tPHL 伝搬遅延、CP から Qn まで 1.5 - - 143 - - 157 ns
3.3 (1) 4.5 - 15.9 4.4 - 17.5 ns
5 (2) 3.2 - 11.4 3.1 - 12.5 ns
tPLH、tPHL 伝搬遅延、MR から Qn まで 1.5 - - 158 - - 174 ns
3.3 5 - 17.7 4.9 - 19.5 ns
5 3.6 - 12.6 3.5 - 13.9 ns
CI 入力容量 - - - 10 - - 10 pF
CPD (3) 電力散逸容量 - - 150 - - 150 - pF
ACT タイプ
tPLH、tPHL 伝搬遅延、CP から Qn まで 5 (2) 3.8 - 13.5 3.7 - 14.9 ns
tPLH、tPHL 伝搬遅延、MR から Qn まで 5 4.1 - 14.4 4 - 15.8 ns
CI 入力容量 - - - 10 - - 10 pF
CPD (3) 電力散逸容量 - - 150 - - 150 - pF
3.6V で最小 3.3V、3V で最大。
5.5V で最小 5V、4.5V で最大。
CPD を使用して、デバイスごとの動的な消費電力を決定します。