JAJSL14D january   1998  – january 2021 CD54HC00 , CD74HC00

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5.   5
  6.   6
  7. Revision History
  8. Pin Configuration and Functions
    1.     Pin Functions
  9. Specifications
    1. 6.1 Absolute Maximum Ratings
    2. 6.2 ESD Ratings
    3. 6.3 Recommended Operating Conditions
    4. 6.4 Thermal Information
    5. 6.5 Electrical Characteristics
    6. 6.6 Switching Characteristics
    7. 6.7 Operating Characteristics
    8. 6.8 Typical Characteristics
  10. Parameter Measurement Information
  11. Detailed Description
    1. 8.1 Overview
    2. 8.2 Functional Block Diagram
    3. 8.3 Balanced CMOS Push-Pull Outputs
    4. 8.4 Standard CMOS Inputs
    5. 8.5 Clamp Diode Structure
    6. 8.6 Device Functional Modes
  12. Application and Implementation
    1. 9.1 Application Information
    2. 9.2 Typical Application
      1. 9.2.1 Design Requirements
        1. 9.2.1.1 Power Considerations
        2. 9.2.1.2 Input Considerations
        3. 9.2.1.3 Output Considerations
      2. 9.2.2 Detailed Design Procedure
      3. 9.2.3 Application Curve
  13. 10Power Supply Recommendations
  14. 11Layout
    1. 11.1 Layout Guidelines
    2. 11.2 Layout Example
  15. 12Device and Documentation Support
    1. 12.1 Documentation Support
    2. 12.2 ドキュメントの更新通知を受け取る方法
    3. 12.3 サポート・リソース
    4. 12.4 Trademarks
    5. 12.5 静電気放電に関する注意事項
    6. 12.6 用語集
  16. 13Mechanical, Packaging, and Orderable Information

パッケージ・オプション

デバイスごとのパッケージ図は、PDF版データシートをご参照ください。

メカニカル・データ(パッケージ|ピン)
  • D|14
  • N|14
サーマルパッド・メカニカル・データ
発注情報

Application Information

In this application, the CD74HC00 を使用して SR ラッチを生成します。2 つの追加ゲートは、ロジック機能のために個別に使用する 2 番目のアクティブ Low SR ラッチに使用できます。または、入力を接地して両方のチャネルを未使用のままにすることもできます。このデバイスを使用して、改ざんインジケータ LED を駆動し、1 ビットのデータをシステム・コントローラに提供します。改ざんスイッチが LOW を出力すると、出力 Q は HIGH になります。この出力は、システム・コントローラがこのイベントに対処するまで HIGH に維持され、コントローラが R 入力に LOW 信号を送信すると、Q 出力が LOW に戻ります。