JAJSHG0N November 1997 – April 2024 CD54HC4051 , CD54HC4052 , CD54HC4053 , CD54HCT4051 , CD74HC4051 , CD74HC4052 , CD74HC4053 , CD74HCT4051 , CD74HCT4052 , CD74HCT4053
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
このリソースの元の言語は英語です。 翻訳は概要を便宜的に提供するもので、自動化ツール (機械翻訳) を使用していることがあり、TI では翻訳の正確性および妥当性につきましては一切保証いたしません。 実際の設計などの前には、ti.com で必ず最新の英語版をご参照くださいますようお願いいたします。
この CDx4HC405x および CDx4HCT405x デバイスはデジタル制御のアナログ スイッチで、シリコン ゲート CMOS テクノロジを使用し、標準 CMOS IC の低い消費電力で LSTTL と同様の動作速度を実現しています。
このアナログ マルチプレクサおよびデマルチプレクサは、電圧電源範囲 (例:VCC から VEE まで) にわたって変化する可能性があるアナログ電圧を制御します。これは双方向のスイッチで、任意のアナログ入力を出力として使用でき、その逆も行えます。このスイッチはオン抵抗が低く、オフ時のリーク電流が小さい特長があります。さらに、High のときにすべてのスイッチをオフ状態に無効化するディセーブル制御を備えています。
部品番号 | TA | パッケージ (1) | パッケージ サイズ(2) |
---|---|---|---|
CD54HCx405x | -55℃~125℃ | J (CDIP、16) | 19.56mm × 6.92mm |
CD74HCx405x | N (PDIP、16) | 19.30mm × 6.35mm | |
D (SOIC、16) | 9.9mm × 3.9mm | ||
NS (SOP、16) | 10.3mm × 5.3mm | ||
PW (TSSOP、16) | 5mm × 4.4mm |
PIN |
TYPE(1) |
DESCRIPTION |
|
---|---|---|---|
NAME |
NO. |
||
CH A4 IN/OUT |
1 |
I/O |
Channel 4 in/out |
CH A6 IN/OUT |
2 |
I/O | Channel 6 in/out |
COM OUT/IN |
3 |
I/O |
Common out/in |
CH A7 IN/OUT |
4 |
I/O | Channel 7 in/out |
CH A5 IN/OUT |
5 |
I/O | Channel 5 in/out |
!E |
6 |
I |
Enable Channels (Active Low) |
VEE |
7 |
— |
Negative power input |
GND |
8 |
— |
Ground |
S2 |
9 |
I |
Channel select 2 |
S1 |
10 |
I |
Channel select 1 |
S0 |
11 |
I |
Channel select 0 |
CH A3 IN/OUT |
12 |
I/O | Channel 3 in/out |
CH A0 IN/OUT |
13 |
I/O | Channel 0 in/out |
CH A1 IN/OUT |
14 |
I/O | Channel 1 in/out |
CH A2 IN/OUT |
15 |
I/O |
Channel 2 in/out |
VCC |
16 |
— |
Positive power input |
PIN |
TYPE(1) |
DESCRIPTION |
|
---|---|---|---|
NAME |
NO. |
||
CH B0 IN/OUT |
1 |
I/O |
Channel B0 in/out |
CH B2 IN/OUT |
2 |
I/O |
Channel B2 in/out |
COM B OUT/IN |
3 |
I/O |
B common out/in |
CH B3 IN/OUT |
4 |
I/O |
Channel B3 in/out |
CH B1 IN/OUT |
5 |
I/O |
Channel B1 in/out |
!E |
6 |
I |
Enable channels (Active Low) |
VEE |
7 |
— |
Negative power input |
GND |
8 |
— |
Ground |
S1 |
9 |
I |
Channel select 1 |
S0 |
10 |
I |
Channel select 0 |
CH A3 IN/OUT |
11 |
I/O |
Channel A3 in/out |
CH A0 IN/OUT |
12 |
I/O |
Channel A0 in/out |
COM A IN/OUT |
13 |
I/O |
A common out/in |
CH A1 IN/OUT |
14 |
I/O |
Channel A1 in/out |
CH A2 IN/OUT |
15 |
I/O |
Channel A2 in/out |
VCC |
16 |
— |
Positive power input |
PIN |
TYPE(1) |
DESCRIPTION |
|
---|---|---|---|
NAME |
NO. |
||
B1IN/OUT |
1 |
I/O |
B channel Y in/out |
B0 IN/OUT |
2 |
I/O |
B channel X in/out |
C1 IN/OUT |
3 |
I/O |
C channel Y in/out |
COM C OUT/IN |
4 |
I/O |
C common out/in |
C0 IN/OUT |
5 |
I/O |
C channel X in/out |
!E |
6 |
I |
Enable channels (Active Low) |
VEE |
7 |
— |
Negative power input |
GND |
8 |
— |
Ground |
S2 |
9 |
I |
Channel select 2 |
S1 |
10 |
I |
Channel select 1 |
S0 |
11 |
I |
Channel select 0 |
A0 IN/OUT |
12 |
I/O |
A channel X in/out |
A1 IN/OUT |
13 |
I/O |
A channel Y in/out |
COM A OUT/IN |
14 |
I/O |
A common out/in |
COM B OUT/IN |
15 |
I/O |
B common out/in |
VCC |
16 |
— |
Positive power input |