JAJSMC5A
June 2020 – August 2024
CD54HCT125
,
CD74HCT125
PRODUCTION DATA
1
1
特長
2
アプリケーション
3
概要
4
Pin Configuration and Functions
5
Specifications
5.1
Absolute Maximum Ratings
5.2
ESD Ratings
5.3
Recommended Operating Conditions
5.4
Thermal Information
5.5
Electrical Characteristics
5.6
Switching Characteristics
5.7
Operating Characteristics
5.8
Typical Characteristics
6
Parameter Measurement Information
7
Detailed Description
7.1
Overview
7.2
Functional Block Diagram
7.3
Feature Description
7.3.1
Balanced CMOS 3-State Outputs
7.3.2
TTL-Compatible CMOS Inputs
7.3.3
Clamp Diode Structure
7.4
Device Functional Modes
8
Application and Implementation
8.1
Application Information
8.2
Typical Application
8.2.1
Design Requirements
8.2.1.1
Power Considerations
8.2.1.2
Input Considerations
8.2.1.3
Output Considerations
8.2.2
Detailed Design Procedure
8.2.3
Application Curves
8.3
Power Supply Recommendations
8.4
Layout
8.4.1
Layout Guidelines
8.4.2
Layout Example
9
Device and Documentation Support
9.1
Documentation Support
9.1.1
Related Documentation
9.2
ドキュメントの更新通知を受け取る方法
9.3
サポート・リソース
9.4
Trademarks
9.5
静電気放電に関する注意事項
9.6
用語集
10
Revision History
11
Mechanical, Packaging, and Orderable Information
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
N|14
MPDI002C
D|14
MPDS177H
サーマルパッド・メカニカル・データ
発注情報
jajsmc5a_oa
jajsmc5a_pm
1
特長
LSTTL 入力ロジック互換
V
IL(max)
= 0.8V、V
IH(min)
= 2V
CMOS 入力ロジック互換
I
I
≦ 1µA (V
OL
、V
OH
)
バッファ付き入力
4.5V~5.5V で動作
広い動作温度範囲:-55°C~+125℃
最大 10 個の LSTTL 負荷ファンアウトに対応
LSTTL ロジック IC に比べて消費電力を大幅削減