JAJSND6D November   1997  – November 2021 CD54HC259 , CD54HCT259 , CD74HC259 , CD74HCT259

PRODUCTION DATA  

  1. 特長
  2. 概要
  3. Revision History
  4. Pin Configuration and Functions
  5. Specifications
    1. 5.1 Absolute Maximum Ratings
    2. 5.2 Recommended Operating Conditions
    3. 5.3 Thermal Information
    4. 5.4 Electrical Characteristics
    5. 5.5 Prerequisite for Switching Characteristics
    6. 5.6 Switching Characteristics (2)
  6. Parameter Measurement Information
  7. Detailed Description
    1. 7.1 Overview
    2. 7.2 Functional Block Diagram
    3. 7.3 Device Functional Modes
  8. Power Supply Recommendations
  9. Layout
    1. 9.1 Layout Guidelines
  10. 10Device and Documentation Support
    1. 10.1 Documentation Support
      1. 10.1.1 Related Documentation
    2. 10.2 Receiving Notification of Documentation Updates
    3. 10.3 サポート・リソース
    4. 10.4 Trademarks
    5. 10.5 Electrostatic Discharge Caution
    6. 10.6 Glossary
  11. 11Mechanical, Packaging, and Orderable Information

パッケージ・オプション

デバイスごとのパッケージ図は、PDF版データシートをご参照ください。

メカニカル・データ(パッケージ|ピン)
  • N|16
  • D|16
サーマルパッド・メカニカル・データ
発注情報

概要

CDx4HC(T)259 は、3 つのアクティブ動作モード (アドレス指定可能ラッチ、メモリ、8 ライン・デマルチプレクサ) と 1 つのリセット・モードを備えた 8 ビット・アドレス指定可能ラッチです。

製品情報
部品番号 パッケージ (1) 本体サイズ (公称)
CD54HC259F3A CDIP (16) 21.34mm × 6.92mm
CD54HCT259F3A CDIP (16) 21.34mm × 6.92mm
CD74HC259E PDIP (16) 19.31mm × 6.35mm
CD74HCT259E PDIP (16) 19.31mm × 6.35mm
CD74HC259M SOIC (16) 9.90mm × 3.90mm
CD74HCT259M SOIC (16) 9.90mm × 3.90mm
すべてのパッケージについては、このデータシートの末尾にある注文情報を参照してください。
GUID-20210218-CA0I-KML5-GSVL-1X1C3DQMRG8P-low.gif機能ブロック図