JAJSDP2C
April 2016 – February 2022
CSD17382F4
PRODUCTION DATA
1
特長
2
アプリケーション
3
概要
4
Revision History
5
Specifications
5.1
Electrical Characteristics
5.2
Thermal Information
5.3
Typical MOSFET Characteristics
6
Device and Documentation Support
6.1
サポート・リソース
6.2
Receiving Notification of Documentation Updates
6.3
Trademarks
6.4
Electrostatic Discharge Caution
6.5
Glossary
7
Mechanical, Packaging, and Orderable Information
7.1
Mechanical Dimensions
7.2
Recommended Minimum PCB Layout
7.3
Recommended Stencil Pattern
7.4
CSD17382F4 Embossed Carrier Tape Dimensions
パッケージ・オプション
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
メカニカル・データ(パッケージ|ピン)
YJC|3
サーマルパッド・メカニカル・データ
発注情報
jajsdp2c_oa
1
特長
低オン抵抗
低い Q
g
および Q
gd
低スレッショルド電圧
非常に小さな外形 (0402 ケース・サイズ)
1.0mm × 0.6mm
超薄型プロファイル
高さ 0.36mm
ESD 保護ダイオード搭載
HBM 定格 3kV 超
CDM 定格 2kV 超
鉛およびハロゲン不使用
RoHS 準拠