JAJSGA1A October 2018 – December 2018 DAC43608 , DAC53608
PRODUCTION DATA.
端子 | I/O | 説明 | |
---|---|---|---|
名前 | 番号 | ||
A0 | 7 | I | 4 ステート・アドレス入力 |
AGND | 14 | GND | デバイスの全回路のグランド基準点 |
CLR | 16 | I | 非同期クリア・ピン (アクティブ Low) |
LDAC | 8 | I | 同時出力更新用ロード DAC ピン (アクティブ Low) |
SCL | 6 | I | シリアル・インターフェイス・クロック |
SDA | 5 | I/O | 入力レジスタにデータをクロック入出力します。このピンは双方向、オープン・ドレインのデータ・ラインで、外付けプルアップ抵抗で電源に接続する必要があります。 |
VDD | 13 | PWR | アナログ電源電圧 (1.8V~5.5V) |
VOUTA | 1 | O | DAC A からのアナログ出力電圧 |
VOUTB | 2 | O | DAC B からのアナログ出力電圧 |
VOUTC | 3 | O | DAC C からのアナログ出力電圧 |
VOUTD | 4 | O | DAC D からのアナログ出力電圧 |
VOUTE | 9 | O | DAC E からのアナログ出力電圧 |
VOUTF | 10 | O | DAC F からのアナログ出力電圧 |
VOUTG | 11 | O | DAC G からのアナログ出力電圧 |
VOUTH | 12 | O | DAC H からのアナログ出力電圧 |
VREFIN | 15 | I/O | デバイスへのリファレンス入力 |