JAJSRM3A November 2023 – July 2025 DAC530A2W , DAC532A3W
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
表 6-2 に示されているように、CMP-1-MODE ビットが 01b に設定されている場合、コンパレータ モードがヒステリシスを提供します。図 6-4 では、DAC-1-MARGIN-HIGH と DAC-1-MARGIN-LOW レジスタによってヒステリシスが供給されています。
DAC-1-MARGIN-HIGH がフル コードに設定されるか、DAC-1-MARGIN-LOW がゼロ コードに設定されると、コンパレータはラッチ コンパレータとして動作し、スレッショルドを超えた後に出力がラッチされます。ラッチされた出力は、COMMON-DAC-TRIG レジスタの対応する RESET-CMP-FLAG-1 ビットに書き込むことでリセットできます。図 6-5 に、アクティブ Low 出力のラッチ コンパレータの動作を示します。図 6-6 に、アクティブ High 出力のラッチ コンパレータの動作を示します。