JAJSRM3A November 2023 – July 2025 DAC530A2W , DAC532A3W
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
| パラメータ | テスト条件 | 最小値 | 標準値 | 最大値 | 単位 | |
|---|---|---|---|---|---|---|
| 安定動作 | ||||||
| オフセット誤差(1) (2) | 3V ≤ VDD ≤ 5.5V、 ミッドスケールでの DAC、ハイ インピーダンスのコンパレータ入力 | -6 | 0 | 6 | mV | |
| オフセット誤差の時間ドリフト(1) | VDD = 5.5V、TA = 125°C、FB1 はハイ インピーダンス モード、フルスケールでの DAC、0V での VFB、ゼロスケールでの DAC、1.84V での VF1B、10 年間の連続運転に指定されたドリフト | 4 | mV | |||
| 出力 | ||||||
| 入力電圧 | グランドに接続された VFB1 抵抗ネットワーク | 0 | VDD | V | ||
| グランドから接続解除されたVFB1抵抗ネットワーク | 0 | VDD × (1/3 – 1/100) | ||||
| VOL | ロジック Low 出力電圧 | ILOAD = 100μA、オープン ドレインモードで出力 | 0.1 | V | ||
| ダイナミック性能 | ||||||
| tresp | 出力応答時間 | 10 ビット分解能でミッドスケールでの DAC、FB1 入力はハイ インピーダンス、FB1 ノードでの遷移ステップは (VDAC – 2LSB) から (VDAC + 2LSB)、遷移時間は出力の 10% ~ 90% の間で測定、出力電流は 100µA、コンパレータ出力はプッシュプル モードに構成、DAC 出力での負荷コンデンサは 25 pF | 10 | μs | ||