JAJSFP9B July   2018  – June 2021 DAC61416 , DAC71416 , DAC81416

PRODUCTION DATA  

  1. 特長
  2. アプリケーション
  3. 概要
  4. Revision History
  5. Device Comparison Table
  6. Pin Configuration and Functions
  7. Specifications
    1. 7.1 Absolute Maximum Ratings
    2. 7.2 ESD Ratings
    3. 7.3 Recommended Operating Conditions
    4. 7.4 Thermal Information
    5. 7.5 Electrical Characteristics
    6. 7.6 Timing Requirements
    7. 7.7 Timing Diagrams
    8. 7.8 Typical Characteristics
  8. Detailed Description
    1. 8.1 Overview
    2. 8.2 Functional Block Diagram
    3. 8.3 Feature Description
      1. 8.3.1 Digital-to-Analog Converter (DAC) Architecture
        1. 8.3.1.1 DAC Transfer Function
        2. 8.3.1.2 DAC Register Structure
          1. 8.3.1.2.1 DAC Register Synchronous and Asynchronous Updates
          2. 8.3.1.2.2 Broadcast DAC Register
          3. 8.3.1.2.3 Clear DAC Operation
      2. 8.3.2 Internal Reference
      3. 8.3.3 Device Reset Options
        1. 8.3.3.1 Power-on-Reset (POR)
        2. 8.3.3.2 Hardware Reset
        3. 8.3.3.3 Software Reset
      4. 8.3.4 Thermal Protection
        1. 8.3.4.1 Analog Temperature Sensor: TEMPOUT Pin
        2. 8.3.4.2 Thermal Shutdown
    4. 8.4 Device Functional Modes
      1. 8.4.1 Toggle Mode
      2. 8.4.2 Differential Mode
      3. 8.4.3 Power-Down Mode
    5. 8.5 Programming
      1. 8.5.1 Stand-Alone Operation
        1. 8.5.1.1 Streaming Mode Operation
      2. 8.5.2 Daisy-Chain Operation
      3. 8.5.3 Frame Error Checking
    6. 8.6 Register Maps
  9. Application and Implementation
    1. 9.1 Application Information
    2. 9.2 Typical Application
      1. 9.2.1 Design Requirements
      2. 9.2.2 Detailed Design Procedure
      3. 9.2.3 Application Curves
  10. 10Power Supply Recommendations
  11. 11Layout
    1. 11.1 Layout Guidelines
    2. 11.2 Layout Example
  12. 12Device and Documentation Support
    1. 12.1 Device Support
      1. 12.1.1 Development Support
    2. 12.2 Documentation Support
      1. 12.2.1 Related Documentation
    3. 12.3 Receiving Notification of Documentation Updates
    4. 12.4 サポート・リソース
    5. 12.5 Trademarks
    6. 12.6 Electrostatic Discharge Caution
    7. 12.7 Glossary
  13. 13Mechanical, Packaging, and Orderable Information

パッケージ・オプション

デバイスごとのパッケージ図は、PDF版データシートをご参照ください。

メカニカル・データ(パッケージ|ピン)
  • RHA|40
サーマルパッド・メカニカル・データ
発注情報

概要

DAC81416、DAC71416、DAC61416 (DACx1416) は、16/14/12ビット分解能の16チャネル、バッファ付き、高電圧出力のデジタル/アナログ・コンバータ (DAC) のピン互換ファミリです。DACx1416には、低ドリフト、2.5V の内部リファレンスが搭載されており、ほとんどのアプリケーションでは外付けの精度リファレンスが不要になります。これらのデバイスは単調性が規定され、±1 LSB INL の高い直線性を実現しています。

出力構成をユーザーが選択可能で、フルスケールのバイポーラ出力電圧の ±20V、±10V、±5V、±2.5V、およびフルスケールのユニポーラ出力電圧の 40V、20V、10V、5V を使用できます。各 DAC チャネルのフルスケール出力範囲は別々にプログラム可能です。統合された DAC 出力バッファは最大 25mA をシンクまたはソースできるため、追加のオペアンプの必要性が低下します。チャネルの各ペアは、オフセット較正付きの差動出力を提供するよう構成可能です。3つの専用A-Bトグル・ピンにより、最大3つの周波数についてディザリング信号を生成できます。

DACx1416 にはパワー・オン・リセット回路が組み込まれており、電源オン時に DAC 出力をグランドに接続します。デバイスのレジスタが動作用に正しく構成されるまで、出力がこの状態に維持されます。

DACx1416への通信は、1.7V~5.5Vでの動作をサポートする 4線式シリアル・インターフェイスにより行われます。

製品情報
部品番号 パッケージ(1) 本体サイズ (公称)
DAC81416 VQFN (40) 6.00mm × 6.00mm
DAC71416
DAC61416
利用可能なすべてのパッケージについては、このデータシートの末尾にある注文情報を参照してください。